【DCDC电源电路不满足最小导通时间要求导致输出纹波过大问题】

这篇具有很好参考价值的文章主要介绍了【DCDC电源电路不满足最小导通时间要求导致输出纹波过大问题】。希望对大家有所帮助。如果存在错误或未考虑完全的地方,请大家不吝赐教,您也可以点击"举报违法"按钮提交疑问。

项目场景:

二级BUCK电源电路,DCDC 芯片输入5V,输出0.74V,开关频率2.1MHz。工作在FCCM模式。

如下图1所示:

【DCDC电源电路不满足最小导通时间要求导致输出纹波过大问题】


问题描述

1、测试发现输出电压纹波超过100mV,纹波频率约94kHz。不满足后级芯片对纹波噪声的要求。如下图

  • 【DCDC电源电路不满足最小导通时间要求导致输出纹波过大问题】

2、如下图,同时测量SW管脚信号和输出信号。其中绿色是DCDC的SW管脚信号,黄色是输出电压(上面的毛刺脉冲是探头串扰,实际波形见上图1) 。可以看出SW信号的脉冲宽度是一直在变化的,从而也导致输出电压不断变化,变化趋势与SW的变化对应。 

【DCDC电源电路不满足最小导通时间要求导致输出纹波过大问题】

如下图3,输出电压最低点开始,脉冲宽度持续10来个周期一直在80ns左右

【DCDC电源电路不满足最小导通时间要求导致输出纹波过大问题】

3、输出电压达到最高点后,输出脉冲宽度变成14ns左右的尖峰脉冲。然后导致输出电压开始下降。 

【DCDC电源电路不满足最小导通时间要求导致输出纹波过大问题】



原因分析:

SW脉冲宽度变化的原因与DCDC的最小导通时间有关。理论计算SW信号的高电平脉冲宽度约等于0.74V/(5V*2.1MHz)=69ns。DCDC手册上要求Minimum on time 时间Typ值为50ns,没有给出Minimum on time的最大最小值。与DCDC芯片厂家确认,这个最大值大概在75ns~80ns。与上面实际测试结果中的80ns相符。

【DCDC电源电路不满足最小导通时间要求导致输出纹波过大问题】

由于实际要求的导通时间是69ns,而DCDC高侧MOS至少要打开80ns(Minimum on time),几个周期后就会把输出冲高,但是FB比较器反馈的结果又需要关闭Switch,从而让输出变低,相当于引入了一个干扰源。从而导致了大的输出波纹。

什么是最小导通时间,为什么需要有最小导通时间?  在许多开关模式电源转换器中,电感电流是在导通时间内测量的。此电流用于过流保护,并用于根据电流闭环控制原理(电流模式控制)工作的稳压器中,环路调节也需要测量电感电流。在开关瞬变后,必须先降开关过程中产生的噪音才能进行准确的电流测量。这需要一些时间,也称为消隐时间。而这段时间内内置的电流限制比较器也不会工作,高侧MOS的Gate输出驱动也就不会被关断。

【DCDC电源电路不满足最小导通时间要求导致输出纹波过大问题】


解决方案:

根据上述的分析结论,做了一些验证:

1、提高输出电压,增大高电平占空比---输出电压纹波消失

2、降低输入电压,增大高电平占空比---输出电压纹波消失

3、降低开关频率------输出电压纹波消失

上述验证结果证实了前面的分析结论。但由于输入电压和输出电压都不能改变,所以最终选择降低开关频率。

开关频率由2.1M变成1.38M,SW脉冲宽度理论值为:0.75V/(5V*1.38MHz)=108ns,大于Minimum on time要求的最大值80ns。

总结:DCDC电源电路设计的时候需要考虑电源IC的最小导通时间(Minimum on time或者称为消隐时间),而且要保证实际需要的导通时间大于Minimum on time的最大值,如果芯片中没有体现最大值要求,需要找厂家确认清楚。否则电源输出会有问题。文章来源地址https://www.toymoban.com/news/detail-407389.html

到了这里,关于【DCDC电源电路不满足最小导通时间要求导致输出纹波过大问题】的文章就介绍完了。如果您还想了解更多内容,请在右上角搜索TOY模板网以前的文章或继续浏览下面的相关文章,希望大家以后多多支持TOY模板网!

本文来自互联网用户投稿,该文观点仅代表作者本人,不代表本站立场。本站仅提供信息存储空间服务,不拥有所有权,不承担相关法律责任。如若转载,请注明出处: 如若内容造成侵权/违法违规/事实不符,请点击违法举报进行投诉反馈,一经查实,立即删除!

领支付宝红包 赞助服务器费用

相关文章

  • DCDC电源SW电压尖峰过冲问题解析

      (示波器正常测试时须关闭20M带宽限制)   ① 器件本身的寄生电感以及寄生电容造成的,主要是电感电容器件的谐振频率。   ② 功率电感自身的参数,如果过冲振荡频率和电感自谐频率相同,基本可以确定为电感自身引起,但过冲振荡频率一般是百兆量级,所以电

    2024年02月07日
    浏览(75)
  • 【硬件】对电源模块的梳理2.0(含LDO参数详解、DCDC参考设计)

    本篇可参考【硬件】对电源模块的梳理(包括DC-DC、LDO等不同芯片应用电路)一起享用 目录 举例 一、LDO关键的性能参数 1、最小压降(Dropout voltage) 2、输入电压 3、输出电流 4、热阻参数 5、纹波/噪声 6、瞬态响应 7、LDO的电容 8、优秀LDO赏析 二、DC-DC模块设计(12V-5V) 1、开关

    2023年04月08日
    浏览(41)
  • 硬件技术:DCDC开关电源实战经验之静态纹波及动态响应调试方法

    对于DC-DC开关电源,在设计阶段需要进行一些电源常规测试,确保电源系统的稳定性和性能可以满足要求,本文主要从原理上分析静态纹波和动态响应时产生的过冲/下冲,并提供一些改善方法。 BPSemi DC-DC -开关电源基本原理- 首先,对DC-DC开关电源的原理进行简单的分析,以

    2024年02月10日
    浏览(51)
  • Ensp添加端口,来满足实验要求

      在实验文档中,会出现S1/0/0  S2/0/0 S3/0/0 S4/0/0 G2/0/0 G3/0/0 G4/0/0 ,但在手动连线到设备 没有出现对应的端口,我们要手动添加端口,来跟进实验需求。 举例在路由器AR2220路由器上,拖进实验区域——右击——设置—— 1、可以看到eNSP支持的接口卡-下滑可以用更多  1GEC:描述

    2024年02月08日
    浏览(72)
  • 互联网+医疗|如何满足各项安全合规要求

    互联网+医疗背景下,如何有针对性地规范医疗健康App运营,堵住个人隐私信息安全漏洞,是一个亟待解决的行业问题,也是一个数字时代的公共安全问题。此前,多款医疗健康类App就因过度收集个人信息被监管通报。 与电子商务、消费金融、音视频平台等其他领域相比,医

    2023年04月17日
    浏览(58)
  • 华为OD机试-求满足要求的最长子串

    给定一个字符串,只包含字母和数字,按要求找出字符串中的最长(连续)子串的长度,字符串本身是其最长的子串,子串要求: 1、只包含1个字母(a-z,A~Z),其余必须是数字; 2、字母可以在子串中的任意位置; 如果找不到满足要求的子串,如全是字母或全是数字,则返回-1。 字

    2024年02月10日
    浏览(34)
  • Win10输入密码不满足密码策略要求的解决方法

    在 Win10 电脑中用户输入密码的时候,收到了不满足密码策略要求的提示,导致用户不能成功设置密码。用户先打开Win10系统的组策略编辑器,点击关闭密码必须符合复杂性要求功能保存即可。以下小编将分享Win10密码不符合策略要求的解决方法步骤,解决后用户随意输入密码

    2024年01月17日
    浏览(121)
  • MP2315--DCDC12V降5V稳压电路设计与讲解

            以下内容皆是个人学习过程中的总结,记录一下整个过程,用于后期复习,如有不对之处,麻烦各位大佬指出~ (喜欢的朋友麻烦点个关注~~~ 后期还会进行持续更新)         我们平常无论在工作中或者在学习中,都会经常碰到需要进行电压转换的问题,有时候

    2024年02月06日
    浏览(64)
  • Unity利用正则表达式判断字符串是否满足要求

    首先该方法属于C#,是C#提供的,不是unity提供的,但我使用这个是在unity中使用的,故此我将其归入unity笔记。 该方式可用于注册、登录等等需要用户输入的场景,用以判断字符串是否满足正则表达式的要求 首先介绍该API 这里开始介绍,大家可以看看官方的文档Regex.IsMatch 方

    2024年01月16日
    浏览(53)
  • FPGA 的数字信号处理:重写 FIR 逻辑以满足时序要求

    在上一篇文章中(FPGA 的数字信号处理:Verilog 实现简单的 FIR 滤波器)演示了在 Verilog 中编写自定义 FIR 模块的初始demo。该项目在行为仿真中正常,但在布局和布线时未能满足时序要求。 所以今天的文章让我们来看看当设计不能满足时序要求时如何分析并解决它。 当在目标

    2024年02月09日
    浏览(45)

觉得文章有用就打赏一下文章作者

支付宝扫一扫打赏

博客赞助

微信扫一扫打赏

请作者喝杯咖啡吧~博客赞助

支付宝扫一扫领取红包,优惠每天领

二维码1

领取红包

二维码2

领红包