布局传输延迟该怎么计算?PCB中布线的传播延时公式

这篇具有很好参考价值的文章主要介绍了布局传输延迟该怎么计算?PCB中布线的传播延时公式。希望对大家有所帮助。如果存在错误或未考虑完全的地方,请大家不吝赐教,您也可以点击"举报违法"按钮提交疑问。

传播延时(tPD)是信号从一个点传播到另一个点所需要的时间。传输线传播延时是材料相对介电常数的函数。

微带布局传播延时

您可以使用公式 5 来计算微带线布局传播延时。

公式 5:

带状线布局传播延时

您可以使用公式 6 来计算带状线布局传播延时。

公式 6:

图 9 显示了微带线和带状线传播延时与相对介电常数的关系。随着 εr 的增大,传播延时(tPD)也在增大。

图 9.微带线和带状线传播延时和相对介电常数的关系

F=0.5/Tr

Tr是信号的上升时间,一般指信号从10%上升到90%或从20%上升到80%的时间,是否高频电路取决于信号上升/下降沿,而不是时钟频率。

F2=1/(Tr×π)> 100M 或者 系统时钟>50M 或者 采用了上升/下降时间小于5ns的器件或者是数模混合电路 都应按高频电路设计。

另外还有一个以前别人问没答对的:

PCB板每单位英寸走线带来的延时Tpd可按0.167ns估算,即约15.2cm带来1ns延时。Tr > 4 Tpd才能保证信号落在安全区。

和文档给出这个数据时没有讨论分布参数,介质及其它任何参数,是有问题。这个只限于以后面试或笔试时的回答参考,另外水母精华区也有“30cm带来2ns时延”的说法。

PS:抄一个估算的方法做参考,大家讨论一下正确性:

微带线线宽10mil,覆铜厚度1mil,板间距30mil,介质ε取5(FR4好像是4.5左右吧)

Tpd=1.017×Power((0.456×ε+0.67),0.5) ns/ft

=1.747 ns/ft

我忽然发现原来大家实际上就是在计算微带线相关的一些参数

两个常被参考的特性阻抗公式:

a.微带线(microstrip)

Z={87/[sqrt(Er+1.41)]}ln[5.98H/(0.8W+T)] 其中,W为线宽,T为走线的铜皮厚度,H为走线到参考平面的距离,Er是PCB板材质的介电常数(dielectric constant)。此公式必须在0.1<(W/H)<2.0及1<(Er)<15的情况才能应用。</p>

b.带状线(stripline)

Z=[60/sqrt(Er)]ln{4H/[0.67π(T+0.8W)]} 其中,H为两参考平面的距离,并且走线位于两参考平面的中间。此公式必须在W/H<0.35及T/H<0.25的情况才能应用。</p>

通常认为如果数字逻辑电路的频率达到或者超过45MHZ~50MHZ,而且工作在这个频率之上的电路已经占到了整个电子系统一定的份量(比如说1/3),就称为高速电路。

实际上,信号边沿的谐波频率比信号本身的频率高,是信号快速变化的上升沿与下降沿(或称信号的跳变)引发了信号传输的非预期结果。因此,通常约定如果线传播延时大于1/2数字信号驱动端的上升时间,则认为此类信号是高速信号并产生传输线效应。

信号的传递发生在信号状态改变的瞬间,如上升或下降时间。信号从驱动端到接收端经过一段固定的时间,如果传输时间小于1/2的上升或下降时间,那么来自接收端的反射信号将在信号改变状态之前到达驱动端。反之,反射信号将在信号改变状态之后到达驱动端。如果反射信号很强,叠加的波形就有可能会改变逻辑状态。

上面我们定义了传输线效应发生的前提条件,但是如何得知线延时是否大于1/2驱动端的信号上升时间? 一般地,信号上升时间的典型值可通过器件手册给出,而信号的传播时间在PCB设计中由实际布线长度决定。下图为信号上升时间和允许的布线长度(延时)的对应关系。

PCB 板上每单位英寸的延时为 0.167ns.。但是,如果过孔多,器件管脚多,网线上设置的约束多,延时将增大。通常高速逻辑器件的信号上升时间大约为0.2ns。如果板上有GaAs芯片,则最大布线长度为7.62mm。 设Tr 为信号上升时间, Tpd 为信号线传播延时。如果Tr≥4Tpd,信号落在安全区域。如果2Tpd≥Tr≥4Tpd,信号落在不确定区域。如果Tr≤2Tpd,信号落在问题区域。对于落在不确定区域及问题区域的信号,应该使用高速布线方法。

参考以上的介绍,我试验者计算了布线的要求和等长的计算,大概可以得到线长的差距误差为600mil以内。2410的Tr=0.2ns [1/500MHz] Tpd = 1/4*Tr = 0.05ns 允许的信号线差异为: 0.05ns/(0.167ns/英寸) = 0.2994英寸 = 299.4mil = 7.5mm。文章来源地址https://www.toymoban.com/news/detail-467406.html

到了这里,关于布局传输延迟该怎么计算?PCB中布线的传播延时公式的文章就介绍完了。如果您还想了解更多内容,请在右上角搜索TOY模板网以前的文章或继续浏览下面的相关文章,希望大家以后多多支持TOY模板网!

本文来自互联网用户投稿,该文观点仅代表作者本人,不代表本站立场。本站仅提供信息存储空间服务,不拥有所有权,不承担相关法律责任。如若转载,请注明出处: 如若内容造成侵权/违法违规/事实不符,请点击违法举报进行投诉反馈,一经查实,立即删除!

领支付宝红包 赞助服务器费用

相关文章

  • PCB设计笔记(三)——HDMI的布局布线设计

    HDMI布局布线相对简单,一学就会,只需要注意几个小点,就能够很好的绘制PCB了 布局布线之前按照老规矩,还是了解一下什么是HDMI以及HDMI接口长什么样子。高清多媒体接口(英语:High Definition Multimedia Interface,简称HDMI )是一种全数字化视频和声音发送接口,可以发送未压缩

    2024年02月14日
    浏览(37)
  • PCB模块化设计09——RJ45-以太网口PCB布局布线设计规范

    以太网(Ethernet)是一种计算机局域网组网技术,该技术基于IEEE制定的IEEE 802.3标准,它规定了包括物理层的连线、电信号和介质访问层协议的内容。 以太网是当前应用最普遍的局域网技术。Ethernet的接口是实质是MAC通过MII总线控制PHY的过程。 以太网接口电路主要由MAC控制器

    2024年02月10日
    浏览(53)
  • BUCK电路原理及PCB布局与布线注意事项

    Buck架构: 当开关闭合的时候: 当开关断开的时候: 根据伏秒平衡定理可得: (Vin-Vout)*DT=Vout(1-D)T===Vin/Vout=D1 在实际DCDC应用中: 当Q1闭合的时候,在图1-a中,红线示出了当开关元件Q1导通时转换器中的主电流流动。CBYPASS是高频的去耦电容器,CIN是电容器大电容。在开关元件

    2024年02月07日
    浏览(41)
  • Layout工程师们--Allegro X AI实现pcb自动布局布线

    Cadence 推出 Allegro X AI,旨在加速 PCB 设计流程,可将周转时间缩短 10 倍以上 楷登电子(美国 Cadence 公司,NASDAQ:CDNS)今日宣布推出 Cadence® Allegro® X AI technology,这是 Cadence 新一代系统设计技术,在性能和自动化方面实现了革命性的提升。这款 AI 新产品依托于 Allegro X Design

    2024年02月01日
    浏览(68)
  • 怎么样的布局是符合可制造性的PCB布局?

    满足可制造性、可装配性、可维修性要求,方便调试的时候于检测和返修,能够方便的拆卸器件: 1)极性器件的方向不要超过2种,最好都进行统一方向等要求,如图1-1所示; 图1-1 极性器件方向统一摆放 2)弯/公、弯/母压接连接器与压接件同面,压接件周边3mm不得布局任何

    2024年01月19日
    浏览(36)
  • PCB 布线技术~PCB 基础

    • PCB设计起源于美国,所以其常用单位是英制, 而非公制 – 版子的大小通常使用英尺 – 介质厚度导体的长宽通常使用英尺及英寸 • 1 mil = 0.001 inches • 1 mil = .0254 mm – 导体的厚度常使用盎司(oz) • 一平方英尺金属的重量 • 典型值 – 0.5oz = 17.5μm – 1.0oz = 35.0μm – 2.0oz =

    2024年02月07日
    浏览(35)
  • 【PCB硬件】PCB布线规范技巧

    没有屏蔽或者只屏蔽了部分,都会造成EMI的泄露 PCB走线密度越来越大,很多工程师会会有失误:很多层PCB走线的时候产生了闭环的结果,这样会产生环形天线,增加EMI的辐射强度 闭环会造成EMI辐射,然而开环同样会造成EMI辐射, 高速信号线在多层PCB布线的时候如果造成开环

    2024年02月21日
    浏览(41)
  • (PCB系列七)PCB差分信号布线及其要点

     1、差分信号的定义         差分传输是一种信号传输的技术,区别于传统的一根信号线一根地线的做法,差分传输在这两根线上都传输信号,这两个信号的振幅相同,相位相反。在这两根线上的传输的信号就是差分信号。信号接收端比较这两个电压的差值来判断发送端发送

    2024年02月09日
    浏览(43)
  • 如何理解PCB布线3W规则

    我们平时在PCB布线的时候,对于比较重要的信号都要做特殊处理,比如包地或者时“3W”, 所谓3w指的是线与线之间的间距要满足三倍的线宽 ,那么我们怎么理解这个3W原则呢,他是如何降低信号之间的串扰的呢? 我们要了解这个原因可以先了解电容的概念,电容的组成无非

    2024年02月01日
    浏览(80)
  • PCB差分信号线的布线要求

    在电路板上,差分走线必须是等长、等宽、紧密靠近、且在同一层面的两根线。 1.等长:等长是指两条线的长度要尽量一样长,是为了保证两个差分信号时刻保持相反极性。减少共模分量,减少干扰。 2.等宽、等距:等宽是指两条信号的走线宽度需要保持一致,等距是指两条

    2024年02月02日
    浏览(82)

觉得文章有用就打赏一下文章作者

支付宝扫一扫打赏

博客赞助

微信扫一扫打赏

请作者喝杯咖啡吧~博客赞助

支付宝扫一扫领取红包,优惠每天领

二维码1

领取红包

二维码2

领红包