74LS系列芯片简记——00-09

这篇具有很好参考价值的文章主要介绍了74LS系列芯片简记——00-09。希望对大家有所帮助。如果存在错误或未考虑完全的地方,请大家不吝赐教,您也可以点击"举报违法"按钮提交疑问。

        由于兴趣与实际需求特学习对应的数字芯片,以此笔记简略记录用途等,如有不足欢迎批评指正。欢迎大家踊跃交流。前期门芯片讲述较为简单。

74LS00(四组2输入与非门)

74LS系列芯片简记——00-09

逻辑为:74LS系列芯片简记——00-09可用于进行与非判断,基本RS触发器,与非门方波发生器等。其中与非门1、2与外界RC时间常数元件组成振荡电路,与非门3为缓冲输出级。只要改变C的容量,便可获得不同频率的方波输出。

74LS系列芯片简记——00-09

74LS01(集电极开路2输入4与非门)

将输出端相连实现线与。即 Y=YY2。

74LS系列芯片简记——00-09

 

74LS02(2输入4或非门)(OC)

74LS系列芯片简记——00-09

74LS03(支持多路采集的集电极开路2输入4与非门)(OC)

74LS系列芯片简记——00-09

74LS04(推挽输出6非门)

74LS系列芯片简记——00-09

74LS05(集电极开路6非门)(OC)

        74ls05为集电极开路输出的六组反向器,原理图与74LS04相同

74LS06(高压输出集电极开路6非门)(OC)

        74ls06六高压输出反相缓冲器/驱动器(OC,30V),输出端最高高达30v,原理图与74LS04相同

74LS07(6缓冲器/驱动器)

        高压集电极开路输出,可连接高电平电路的接口(如MOS),驱动高强度电流负载,充当缓冲器用于驱动TTL输入。额定输出电压为30V,最大吸取电流为40mA。

74LS系列芯片简记——00-09

 

        74LS07兼容大多数TTL电路。输入是二极管钳位式,传输产生的不良影响降到最低。74LS07典型功耗为140 mW,平均传输延迟时间为12 ns。

74LS08(4输入与门)

74LS系列芯片简记——00-09

74LS09(集电极开路4输入与门)(OC)

        图与74LS08相同,绘图时可再与门输出端加入一个*表示。


        以上为几款门电路芯片简述,门电路原理并不复杂,大家根据自身需求选择自己所需要的即可,如有以上某款门电路经典电路或错误欢迎指正。文章来源地址https://www.toymoban.com/news/detail-480813.html

到了这里,关于74LS系列芯片简记——00-09的文章就介绍完了。如果您还想了解更多内容,请在右上角搜索TOY模板网以前的文章或继续浏览下面的相关文章,希望大家以后多多支持TOY模板网!

本文来自互联网用户投稿,该文观点仅代表作者本人,不代表本站立场。本站仅提供信息存储空间服务,不拥有所有权,不承担相关法律责任。如若转载,请注明出处: 如若内容造成侵权/违法违规/事实不符,请点击违法举报进行投诉反馈,一经查实,立即删除!

领支付宝红包 赞助服务器费用

相关文章

  • 2021-06-10 Multisim的74LS192功能表及555时基74LS190

    缘由https://ask.csdn.net/questions/7445811?spm=1005.2025.3001.5141以及60s倒计时电路连接后没有显示 - 24小时必答区 74LS192芯片是一个具有双计数功能的芯片,既可以做加计数,也可以做减计数。 1、A、B、C、D    置数输入端,管脚悬空相当于接低电平“0”; 2、Qa、Qb、Qc、Qd     数字信

    2024年02月06日
    浏览(111)
  • 2021-06-02 Multisim 14.0 74LS160异步21进制74LS161组成61进制160与161的区别154显示193加减

    74ls160是十进制计数器,也就是说它只能记十个数从0000-1001(0-9)到9之后再来时钟就回到0,首先是clk,这是时钟。之后是rco,这是输出,MR是复位低电频有效(图上接线前面花圈的都是低电平有效)load是置数信号,当他为低电平时,在始终作用下读入D0到D3。为了使161正常工作

    2024年02月13日
    浏览(41)
  • 使用74LS161设计任意进制计数器

    可预置的四位二进制同步计数器74LS161具有并行预置数据、清零、置数、计数和保持功能,并且有进位输出端,可以串接计数器使用。引脚排列如图7-1所示,功能表见7-2所示。 图7-1 74LS161引脚排列 从下表7-2中可知,该计数器具有信号清零端 ,信号使能端CEP、CET,信号置数端

    2024年02月02日
    浏览(59)
  • 用74ls90及少量器件制作电子时钟

    2022-12-22 前言:用74ls90及少量器件制作电子时钟是一个电子技术基础的作业,设计的过程中顺便也就写了这篇文章,分享一下在设计中的一些思路。 内容要求:电子时钟,1.实现时分秒,2.可进行电子时钟清零,3.具有设置时、分、秒功能。 设计一个元件时,首先最重要的是了

    2024年02月08日
    浏览(98)
  • 74LS595 74HC595使用方法以及驱动数码管显示(附:使用代码)

    由于74HC595与74LS595功能是一样的没有区别。LS和HC代表不同工作速度,HC代表CMOS芯片电路中工作速度最高的产品,LS表示普及、通用型产品。其驱动方法也是一样的。 74LS595是串行输入并行输出的器件,可以串联使用,达到引脚拓展的目的。主要引用在数码管的驱动,点阵的驱动

    2024年02月06日
    浏览(171)
  • 设计分享|74LS138译码器实现流水灯

    具体实现功能: 74LS138译码器实现流水灯的控制。 设计介绍 51单片机简介 51单片是一种低功耗、高性能CMOS-8位微控制器,具有8K可编程Flash存储器,使得其为众多嵌入式控制应用系统提供高灵活、超有效的解决方案。 51系列单片机具有以下标准功能: 8k字节Flash,512字节RAM,

    2024年02月06日
    浏览(50)
  • 输入端口少如何扩展?74hc148或74ls148级联在arduino中实现16转4的应用

    上一篇博文我们使用矩阵键盘时面临的一个问题就是占用的端口多,以前我们扩展输出端口使用了74hc595,那么这里我们面临的是输入端口少需要扩展的问题,那么可以使用什么芯片来完成了?有没有直接可使用的芯片呢? 文章原出处: https://blog.csdn.net/haigear/article/details/13

    2024年02月04日
    浏览(91)
  • 3线8线译码器74LS138设计VHDL代码74138

    名称:3线8线译码器74LS138设计 软件:QuartusII 语言:VHDL 代码功能: 3线8线译码器74LS138的设计 使用VHDL代码 74138 演示视频:74LS1383线8线译码器74LS138设计 FPGA代码Verilog/VHDL代码资源下载网:www.hdlcode.com 代码下载: 74LS1383线8线译码器74LS138设计(代码在文末付费下载)软件:Quar

    2024年02月03日
    浏览(47)
  • 北邮数电实验作业参考 #利用74LS138实现全加器

    各位好我是Toporanger  本人只会写代码 不会教人 毕竟自己的代码也是改来改去最终成功的 如果有不够精简的地方还请见谅  我会先贴下代码 然后贴上管脚的绑定图  无论是拿来救急还是作为参考都希望帮助到你们 题目: 1.  用 Verilog HDL 设计一个 3-8 译码器 74LS138 ,并用该译码

    2024年04月22日
    浏览(34)
  • 数字电子基础课程设计——基于74LS90的电子时钟,可实现校准时分秒以及清零

    数字电子钟是一种用数字电路技术实现时、分、秒计时的装置,与机械式时钟相比具有更高的准确性和直观性,且无机械装置,具有更长使用寿命的优点,因此得到了更广泛的使用,数字电子钟从原理上讲是一的数字电路,其中包括了组合逻辑电路和时序电路。 课设内容:电

    2024年02月03日
    浏览(100)

觉得文章有用就打赏一下文章作者

支付宝扫一扫打赏

博客赞助

微信扫一扫打赏

请作者喝杯咖啡吧~博客赞助

支付宝扫一扫领取红包,优惠每天领

二维码1

领取红包

二维码2

领红包