实验开发平台:武汉华亨科技公司的EDA/SOPC实验开发平台由NIOSII—EP3C40核心板、EDA/SOPC系统板和HH-SEXT-1扩充子板组成。
芯片编号:EP3C40F780C8
软件:Quartus II 64-Bit 13.1.0.162
- 启动Quartus 13.1
- 创建子项目full_adder,芯片选择EP3C40F780C8
- 新建Verilog HDL File,输入一位全加器代码并保存
module full_adder( input a, b, cin, output sum, cout ); assign{cout, sum} = a + b + cin; endmodule
- 编译通过后,为当前代码创建符号文件,以便后续调用
- 创建顶层项目exp_1,然后点击Project->Add/Remove Files in Project->选择子模块的设计文件->Add->OK
- 新建Block Diagram/Schematic File,调用符号文件full_adder
- 绘制四位加法器原理图(这里采用串行进位方式),注意接线细节
- 进入Pin Planner分配引脚
- 双击左下角Compile Design编译
文章来源:https://www.toymoban.com/news/detail-721883.html
- 通过编译后,双击Programmer Device进入Programmer
- 连接USB-Blaster后点Hardware Setup选择硬件,最后点Start将程序烧录到设备上
文章来源地址https://www.toymoban.com/news/detail-721883.html
- 调试实验箱,观察现象
到了这里,关于计算机组成原理 实验一 四位加法器设计的文章就介绍完了。如果您还想了解更多内容,请在右上角搜索TOY模板网以前的文章或继续浏览下面的相关文章,希望大家以后多多支持TOY模板网!