硬件基础-时序逻辑电路-触发器画波形图问题解析

这篇具有很好参考价值的文章主要介绍了硬件基础-时序逻辑电路-触发器画波形图问题解析。希望对大家有所帮助。如果存在错误或未考虑完全的地方,请大家不吝赐教,您也可以点击"举报违法"按钮提交疑问。

本文章可能只适合软件工程专业对于计算机硬件基础。对于专业数电的朋友可能就是小巫见大巫了,笔者才疏学浅,仅供本专业基础课程同学的参考,如有错误希望大佬斧正!

先来看下下面这道题:

试画出图(a)所示电路中触发器输出Q1、Q2端的波形,CLK的波形如图(b)所示。(设Q初始状态为0)

d触发器波形图怎么画,硬件工程,软件工程

这道题从图中可以看出是两个D触发器

所以第一步是需要些D触发器的基础知识:

特征方程:Q^(n+1) = D

状态转换:

-------------------------
    D           Q^(n+1)
-------------------------
    0             0
-------------------------
    1             1
-------------------------

1.标记连接:1. d触发器波形图怎么画,硬件工程,软件工程

看一下图中标红的连接不难得出:

D1 = Q2

D2 = /Q1 

再结合特征方程易得:

Q1^(n+1) = D1 = Q2

Q2^(n+1) = D2 = /Q1

通过上边得出的结论就可以来画图了:

本图连接时钟后每到时钟信号0->1时触发器出发所以先将触发点标出,初始状态Q1=Q2=0

d触发器波形图怎么画,硬件工程,软件工程

下来分别将上边推导出来的公式带入即可:

d触发器波形图怎么画,硬件工程,软件工程

再看一个例子:

试画出图(a)所示电路中触发器输出Q1、Q2端的波形,CLK的波形如图(b)所示。(设Q初始状态为0)

d触发器波形图怎么画,硬件工程,软件工程

1.标记连接d触发器波形图怎么画,硬件工程,软件工程 

这个电路有个不同之处在时钟信号上,D触发器的信号是CLK但是J-K触发器的是/CLK,这意味着J-K触发器会在1->0时触发。

2.基础知识:

D触发器就跳过了,上边有

J-K触发器:

特征方程:Q^(n+1) = J/Qn+/KQn

状态转换:

-------------------------------
    J         K        Q^(n+1)
-------------------------------
    0         0          Q^n
-------------------------------
    0         1           0
-------------------------------
    1         0           1
-------------------------------
    1         1           /Q^n

 3.分析连接:

D1 = /Q1

K2= Q1

J2 = 1

4.结合特征方程推断:

Q1^(n+1) = D1 = /Q1

Q2^(n+1) = /Q2+/Q1Q2

5.标记触发点,橙色为Q1触发,紫色为Q2触发:

d触发器波形图怎么画,硬件工程,软件工程

6.带入公式画图,与1题同理。

略......................... 文章来源地址https://www.toymoban.com/news/detail-786633.html

到了这里,关于硬件基础-时序逻辑电路-触发器画波形图问题解析的文章就介绍完了。如果您还想了解更多内容,请在右上角搜索TOY模板网以前的文章或继续浏览下面的相关文章,希望大家以后多多支持TOY模板网!

本文来自互联网用户投稿,该文观点仅代表作者本人,不代表本站立场。本站仅提供信息存储空间服务,不拥有所有权,不承担相关法律责任。如若转载,请注明出处: 如若内容造成侵权/违法违规/事实不符,请点击违法举报进行投诉反馈,一经查实,立即删除!

领支付宝红包 赞助服务器费用

相关文章

  • 【FPGA】Verilog:时序电路 | 触发器电路 | 上升沿触发 | 同步置位 | 异步置位

    前言: 本章内容主要是演示Vivado下利用Verilog语言进行电路设计、仿真、综合和下载 示例:触发器电路    ​ 功能特性: 采用 Xilinx Artix-7 XC7A35T芯片  配置方式:USB-JTAG/SPI Flash 高达100MHz 的内部时钟速度  存储器:2Mbit SRAM   N25Q064A SPI Flash(样图旧款为N25Q032A) 通用IO:Sw

    2024年02月11日
    浏览(39)
  • 「FPGA」基本时序电路元件——锁存器和触发器

    FPGA是一种数字电路实现的方式,它是基于小型查找表(16X1)设计的,它的兄弟CPLD是基于高密度复杂组合逻辑设计的。FPGA的一个优点是触发器资源丰富,适合实现复杂的时序设计。本文将从 门级电路 的角度来介绍时序电路的基本结构,锁存器(Latch)和触发器(flip-flop)。

    2024年02月11日
    浏览(51)
  • [从零开始学习FPGA编程-32]:进阶篇 - 基本时序电路-D触发器(Verilog语言)

    作者主页(文火冰糖的硅基工坊):文火冰糖(王文兵)的博客_文火冰糖的硅基工坊_CSDN博客 本文网址:  目录 第1章 什么是时序电路 1.1 时序电路 1.2 什么是触发器

    2023年04月08日
    浏览(51)
  • verilog 学习笔记 —— 时序逻辑 Sequential Logics (Latches and Flip-Flops 锁存器和触发器)

    1. D flip-flop D触发器 2. D flip-flop  D触发器 3. DFF with reset  带复位的D触发器  4. 带复位值的D触发器 5. DFF with asynchronous reset 带异步复位功能的 D触发器 6. DFF with byte enable   带位启动的触发器 7. D Latch  D锁存器 8. DFF  9. DFF   10. DFF+gate   11. Mux and DFF   12. DFFs and gates   13

    2024年02月04日
    浏览(59)
  • 数字电路和模拟电路-8触发器

    前言: 掌握锁存器原理及应用 基本SR锁存器 钟控SR锁存器 钟控D锁存器 钟控D锁存器的动态参数 掌握触发器原理及应用 主从触发器 维持阻塞触发器 其它功能的触发器 目录 一、基本SR锁存器 1、双稳态电路(Bistate Elements) 2、由或非门构成的基本SR锁存器 3、由与非门构成的基

    2024年02月04日
    浏览(39)
  • Quartus 实现 D 触发器及时序仿真

    目录 Quartus 实现 D 触发器及时序仿真 一.Quartus 输入原理图及时序仿真 1.创建工程 2.创建方框文件 3.编译原理图文件 4.创建 vwm 格式波形文件 5.时序波形仿真 二.用 Verilog 语言实现 D 触发器及时序仿真 1.编写Verilog 文件 2.查看生成的电路图 3.利用 Verilog 语言编写测试代码实现时序

    2024年02月04日
    浏览(46)
  • D触发器竞赛4人抢答电路

    D触发器和与非门设计智力竞赛4人抢答电路,设有4个开关(S0~S3),另有4个指示灯,第一抢答者(第一个按下开关时)所对应的指示灯亮,其它三个开关任一个再按下时,其它三个指示灯也不会亮。 逻辑图 在抢答前,四人都处于高电位,抢答时按下按键,转化为低电位,产

    2024年02月11日
    浏览(65)
  • educoder数字逻辑实训:锁存器和触发器设计(Logisim)

    第1关:基本SR锁存器的设计 任务描述 本关任务:在Logisim中,构建由两个或非门构成的基本SR锁存器。 第2关:门控SR锁存器的设计  任务描述 本关任务:在Logisim中,在基本锁存器的基础上构建门控SR锁存器。 第3关:与非门构成的门控SR锁存器的设计  任务描述 本关任务:在

    2024年02月04日
    浏览(44)
  • 常用3.3V与5V双向平转换方案、数字逻辑器件型号触发器等

    目录 总结电平转换芯片: 一、常用的电平转换芯片3.3V与5V双向转换芯片sn74lvc4245a sn74lvc4245a具有三态输出的八路总线收发器和3.3V至5V移位器 二、常用的电平转换9种方案(含74HC245、74LVC4245等) (1) 晶体管+上拉电阻法 (2) OC/OD 器件+上拉电阻法 (3) 74xHCT系列芯片升压 (3.3V→5V) (4)

    2024年02月12日
    浏览(37)
  • 数字逻辑实验之利用D触发器,设计并实现三位扭环计数器

    【 实验要求 】: 采用Moore(摩尔型)电路,利用D触发器,设计并实现三位扭环计数器并用Verilog编程语言写出其代码。 【 实验目的 】  掌握时序逻辑电路的设计方法; 熟悉Vivado2014集成开发环境和; 实现如下图所示的三位扭环计数器。   【 实验环境 】 FPGA虚拟仿真平台。

    2024年02月03日
    浏览(64)

觉得文章有用就打赏一下文章作者

支付宝扫一扫打赏

博客赞助

微信扫一扫打赏

请作者喝杯咖啡吧~博客赞助

支付宝扫一扫领取红包,优惠每天领

二维码1

领取红包

二维码2

领红包