USB 2.0 眼图测试

这篇具有很好参考价值的文章主要介绍了USB 2.0 眼图测试。希望对大家有所帮助。如果存在错误或未考虑完全的地方,请大家不吝赐教,您也可以点击"举报违法"按钮提交疑问。

一、 USB 2.0 测试内容


USB 信号质量需要测试有:眼图测试、信号速率、包尾宽度、 JK 抖动、 KJ 抖动、连续抖动、单调性测试、上升下降时间,详细如下图:

usb2.0测试,硬件测试,信号完整性,测试工具,功能测试

二、 USB 2.0 测试命令和测试工具


USB 2.0 SQ 的测试原理是,设置 USB 控制器的 Test Control 寄存器,使 USB 控制器进入 Test Packet Mode, USB 控制器就会持续产生并发送周期性的 Test Pattern。 USB 示波器通过检测 Test Pattern的波形来分析 USB 的信号完整性。 对于 Rockchip 平台的 USB 2.0 Device 和 USB 2.0 Host 接口,设置USB 控制器进入 Test Packet Mode 的方法有所不同, 测试命令如表1:USB 2.0 Device,可以使用测试命令或者测试软件XHCI Electrical Test Tool设置 USB 控制器进入 TestPacket Mode USB 2.0 Host,只能使用测试命令设置 USB 控制器进入TestPacket Mode
 

usb2.0测试,硬件测试,信号完整性,测试工具,功能测试

 

三、 USB 2.0 测试环境


测试 USB 2.0 SQ,需要使用已安装 USB 专业测试软件的示波器,比如 Agilent 9000 系列示波器(或90000 系列)、 Tektronix、 LeCroy 系列的示波器。本文档主要介绍 LeCroy 系列示波器的 USB 2.0 测试环境,需要的工具如下:
1、 650ZI 2.5Ghz 示波器,安装 USB 2.0 测试软件;
2、 win7以上系统笔记本电脑一台,安装测试软件XHCI Electrical Test Tool
3、 SMA接口同轴线
4、 USB测试 夹具
5、 USB 2.0 cable
6、 支持usb2.0 U盘一只

四、 USB 2.0 HOST 测试步骤


1、将待测设备上电, 设备待测 USB 口通过 cable 线连接测试夹具 SQ DEVICE J24 口, 夹具 J18 连接一个 U 盘, 如图 1;

usb2.0测试,硬件测试,信号完整性,测试工具,功能测试

 图 1

2、 设备连接串口(RK 常见波特率有 1500000,115200),进入 root 模式后下发测试指令;(不同型号的指令不同,请查询表 1)
3、 将设备待测 USB 口通过 cable 线连接测试夹具 SQ HOST J29 口, 夹具的 J106,J107 通过 SM A 同轴线与示波器的 2,3 通道连接,如图 2;

usb2.0测试,硬件测试,信号完整性,测试工具,功能测试

 图 2

调用示波器 USB 测试软件 qualiphy,选择 usb2.0,/High Speed Host ALL tests,点击 start, 后续弹窗依次点击 ok,测试完成后会自动生成 PDF 报告, 如图 3~5

 usb2.0测试,硬件测试,信号完整性,测试工具,功能测试

 图 3

usb2.0测试,硬件测试,信号完整性,测试工具,功能测试

  图 4

usb2.0测试,硬件测试,信号完整性,测试工具,功能测试

   图 5

五、 USB 2.0 device 测试步骤


1、将待测设备上电, 陪测笔记本电脑通过 cable 线连接测试夹具 SQ DEVICE J24 口, 夹具 J18 连接设备待测 USB 口, Vbus 连接示波器 USB 口提供供电, 将夹具 S7 开关置于 INIT 端, 如图 6;

usb2.0测试,硬件测试,信号完整性,测试工具,功能测试

 图 6


2、打开陪测电脑测试软件 XHCI Electrical Test Tool, 选择 device 模式,点击 test 进入,选择 device端口(一般为第一个), device command 选择为 TEST_PACKET, 点击 EXECUTE, 如图 7~8;
 

usb2.0测试,硬件测试,信号完整性,测试工具,功能测试

 图 7

usb2.0测试,硬件测试,信号完整性,测试工具,功能测试

 图 8

 3、将夹具 S7 开关置于 TEST, 设置成功后,示波器即出现测试波形,如图 9

 usb2.0测试,硬件测试,信号完整性,测试工具,功能测试

 图 9


5、 调用示波器 USB 测试软件 qualiphy,选择 usb2.0,/High Speed device ALL tests,点击 start, 后续弹窗依次点击 ok,测试完成后会自动生成 PDF 报告;
 

六、 USB 2.0 测试结果分析


USB 2.0 眼图模板有两种不同的标准:近端( Near End)和远端( Far End)。在 High Speed SignalQuality 测试中,若待测 USB 的端口直接通过小于 10cm 的线缆与测试夹具相连,则采用 Near End眼图模板。若待测的 USB 端口通过大于 10cm 的线缆与测试夹具相连,则采用 Far End 眼图模板。在Rockchip 平台的 USB 2.0 眼图测试中,为保证 USB 2.0 信号质量的可靠性,我们的测试夹具和线材统一采用更为严格的Near End 眼图模块作为参考标准。图 10 和图 11 分别是使用 Near End和 Far End 眼图模板的标准USB 眼图。


 

usb2.0测试,硬件测试,信号完整性,测试工具,功能测试

 图 10

usb2.0测试,硬件测试,信号完整性,测试工具,功能测试

 图11

从图 10 和图 11 中,可以看出,标准的 USB 2.0 眼图呈现为一个迹线又细又清晰的“眼睛”, “眼”张开得很大。当有码间串扰时,波形失真,码元不完全重合,眼图的迹线就会不清晰,引起“眼”部分闭合。 若再加上噪声的影响,则使眼图的线条变得模糊, “眼”开启得小了,因此, “眼”张开的大小表示了失真的程度,反映了码间串扰的强弱。
 文章来源地址https://www.toymoban.com/news/detail-796147.html

到了这里,关于USB 2.0 眼图测试的文章就介绍完了。如果您还想了解更多内容,请在右上角搜索TOY模板网以前的文章或继续浏览下面的相关文章,希望大家以后多多支持TOY模板网!

本文来自互联网用户投稿,该文观点仅代表作者本人,不代表本站立场。本站仅提供信息存储空间服务,不拥有所有权,不承担相关法律责任。如若转载,请注明出处: 如若内容造成侵权/违法违规/事实不符,请点击违法举报进行投诉反馈,一经查实,立即删除!

领支付宝红包 赞助服务器费用

相关文章

  • 基于FT232HL的USB2.0转ARINC429板卡

    《USB2.0转ARINC429板卡》采用底板+子板,层叠安装的结构;使用同样的底板,变换不同功能的子板实现不同的功能版本。 a) 降低硬件设计复杂度:新板卡设计只需要设计子板,子板的功能相对简单; b) 缩短板卡研制周期:子板设计PCB层数少,功能简单、设计生产周期短; c) 设

    2024年02月16日
    浏览(48)
  • 【USB转HDMI】笔记本 三屏显示 :同时外接HDMI显示器和 USB2HDMI的VGA显示器

    自带的屏幕很大,但是距离远,因为分辨率很高,看不清 LG的外界显示器是HDMI 公司的比较老旧,是VGA的1080p VGA2HDMI + UBS2HDMI 作为一个显示器 taobao FL2000

    2024年02月12日
    浏览(113)
  • 信号完整性(SI)电源完整性(PI)学习笔记(一)信号完整性分析概论

    信号完整性分析概论 1.信号完整性(SI):指在高速产品中由互联线引起的所有问题;研究当互联线与数字信号的电压电流波形相互作用时,其电气特性如何影响产品的性能,SI又叫信号波形失真。 2.电源完整性(PI):指为有源器件供电的互联线及各相关元件上的噪声;PDN(

    2024年02月04日
    浏览(52)
  • 信号完整性与电源完整性分析-Eric Bogatin

    第一章 信号完整性概论 1-任何一段互联,无论线长和形状,也无论信号的上升边如何,都是一个由信号路径和返回路径构成的传输线。信号在互联前进的每一步,都会感受到瞬时阻抗。若阻抗恒为常量,信号质量就会优良 2-信号网络不仅包括信号路径,还包括信号电流的返回

    2024年02月06日
    浏览(58)
  • 信号完整性分析学习--17--反射

            上一节重点介绍了传输线的阻抗的概念,这是分析传输线的基础,也是信号完整性的基础。这一节重点介绍最重要的传输线效应--反射,以及如何消除反射的影响。         上一节的最后,讲到输入阻抗概念的时候,我们已经知道负载端阻抗与传输线的阻抗的

    2024年02月07日
    浏览(49)
  • 信号完整性相关基础知识

    一、GHz传输链路信号损耗的特征,高频和低频分量信号损耗问题 • 1. 信号沿 FR4 传播,两种有功损耗 : 导体损耗和介质损耗两种损耗的高频衰减大于低频衰减。当信号传播 4in 长时, 8GHz 以上高频分量的功率衰减量大于 50 %,而对低频分量的影响却小得多。 • 2.FR4 板上 4i

    2024年02月08日
    浏览(41)
  • 要画好PCB,先学好信号完整性!

    要画好PCB,先学好信号完整性! 在电子设计领域,高性能设计有其独特挑战。 1 高速设计的诞生 近些年,日益增多的高频信号设计与稳步增加的电子系统性能紧密相连。 随着系统性能的提高,PCB设计师的挑战与日俱增:更微小的晶粒,更密集的电路板布局,更低功耗的芯片

    2024年02月19日
    浏览(41)
  • 信号完整性(SIPI)学习--20--返回路径

    前面的章节我们知道了传输线的阻抗不连续会发生反射,并且了解了阻抗匹配抑制反射的方法。而且也知道传输线并不仅仅是一条线而是包含了信号路径和返回路径。信号不只是在信号路径中传输,需要通参考平面提供电流返回路径才能完成从驱动到负载之间的传输。因此,

    2024年02月13日
    浏览(37)
  • 轨道交通信号安全完整性等级(SIL)

    轨道交通行业中,对于信号系统、车辆子系统等安全相关的系统有安全完整性(SIL)等级的要求,需要进行通用产品层安全评估和工程特定应用项目安全评估,已经形成了行业共识。对于初次了解SIL的人,在实际应用中存在着对SIL的错误理解,并且不恰当地应用SIL。本文解答

    2024年02月04日
    浏览(49)
  • 新品登场!雅特力发布AT32F402与AT32F405高速USB2.0 OTG MCU

    因应高速USB市场需求,产品技术不断推陈出新,USB2.0发展带来的高速连接能力,优化消费者的产品使用体验,且由于支持即插即用和热插拔,提高设备易用性,USB接口在各项设备中成为主流通用接口。在USB2.0标准中,High-speed接口(简称HS)传输速率最大480 Mbps,Full-speed接口(简称

    2024年02月09日
    浏览(42)

觉得文章有用就打赏一下文章作者

支付宝扫一扫打赏

博客赞助

微信扫一扫打赏

请作者喝杯咖啡吧~博客赞助

支付宝扫一扫领取红包,优惠每天领

二维码1

领取红包

二维码2

领红包