3.3.9 反相积分电路

这篇具有很好参考价值的文章主要介绍了3.3.9 反相积分电路。希望对大家有所帮助。如果存在错误或未考虑完全的地方,请大家不吝赐教,您也可以点击"举报违法"按钮提交疑问。

3.3.9 反相积分电路

实用的有源反相积分电路如图1所示。

反相积分电路输出波形是负的,硬件电路设计基础,嵌入式硬件,硬件工程,Powered by 金山文档

图1 反相积分电路

信号从集成运放U1A的反相端输入,R2与C2并联构成负反馈网络。反相积分电路存在“虚地”特性:u-=u+=0。结合积分运放的“虚断”特性,R1与R2//C2构成串联网络,电流保持相等:iR1=iR2//C2。由于R2的电阻阻值较大,在进行简化分析计算时,可将R2视为开路。

结合电容两端的电压公式、流经电容的电流公式:

反相积分电路输出波形是负的,硬件电路设计基础,嵌入式硬件,硬件工程,Powered by 金山文档

可得反相积分电路输出电压Vo与输入电压Vi的近似关系:

反相积分电路输出波形是负的,硬件电路设计基础,嵌入式硬件,硬件工程,Powered by 金山文档

Vc(0)是t=0时刻电容C两端的初始电压值,初始状态下,可令Vc(0)=0。

提示:R2是积分电容C2的放电电阻,若没有R2,则C2存储的电荷无法泄放,将导致电容两端电压持续增长,并最终使运放输出端出现饱和,无法完成积分运算。

反相积分电路的输出电压Vo(t)与充电时间t具有线性关系。如果输入电压只有高、低电平两种电压取值,结合电容两端电压不能突变的特性,反相积分电路将输出三角波。

对图1所示的信号源若采用图2所示的矩形波,经仿真得到输出电压Vo与输入电压Vi的波形如图3所示。

反相积分电路输出波形是负的,硬件电路设计基础,嵌入式硬件,硬件工程,Powered by 金山文档

图2 信号源参数设置

反相积分电路输出波形是负的,硬件电路设计基础,嵌入式硬件,硬件工程,Powered by 金山文档

图3 反相积分电路仿真波形

当输入电压为固定的直流电压时,Vo与Vi的近似关系将演变为:

反相积分电路输出波形是负的,硬件电路设计基础,嵌入式硬件,硬件工程,Powered by 金山文档

仿真波形如图4所示。通过Vo输出波形可看出,由于Vi不间断对C2充电,运放输出端达到了饱和。可通过减小放电电阻R2进而加快放电速度来改善。将R2由220K改为51K后的仿真波形如图5所示,通过图5的Vo输出波形可看出,运放输出端不再达到饱和。

反相积分电路输出波形是负的,硬件电路设计基础,嵌入式硬件,硬件工程,Powered by 金山文档

图4 输入电压为固定的直流电压时反相积分电路的仿真波形

反相积分电路输出波形是负的,硬件电路设计基础,嵌入式硬件,硬件工程,Powered by 金山文档

图5 将放电电阻改小后输入电压为固定的直流电压时反相积分电路的仿真波形文章来源地址https://www.toymoban.com/news/detail-799691.html

到了这里,关于3.3.9 反相积分电路的文章就介绍完了。如果您还想了解更多内容,请在右上角搜索TOY模板网以前的文章或继续浏览下面的相关文章,希望大家以后多多支持TOY模板网!

本文来自互联网用户投稿,该文观点仅代表作者本人,不代表本站立场。本站仅提供信息存储空间服务,不拥有所有权,不承担相关法律责任。如若转载,请注明出处: 如若内容造成侵权/违法违规/事实不符,请点击违法举报进行投诉反馈,一经查实,立即删除!

领支付宝红包 赞助服务器费用

相关文章

  • 数字电路硬件设计系列(十二)之USB电路设计

    USB电路,在我们的平时的应用十分的广泛,常见的鼠标,键盘、显示屏的触摸功能等,对外的接口均使用的是USB接口。USB接口主要可以划分为两种: USB 2.0 、 USB 3.0 。从连接器上区分的依据是,内部颜色 白色 的为USB 2.0接口,内部颜色为 蓝色 的为USB 3.0接口(当然也不是绝对

    2024年02月14日
    浏览(78)
  • 数字电路硬件设计系列(十一)之CAN电路设计

    CAN通信时一种工业控制通信系统,最早时应用于汽车电子产品。CAN总线主要的特点: 传输距离远,最远可达10km。 CAN总线抗干扰能力强,有有效保证整个系统的稳定性。 CAM总线传输的速度快,理论上峰值可以达到1Mbps,能有效保证数据通信的即时性。 单条总线上,支持128个节

    2024年02月10日
    浏览(46)
  • 数字电路硬件设计系列(三)之缓启电路设计

            在一些大电压、大电流的产品中,上电的瞬间通常会有较大的电流冲击,下图是一款产品上电过程中波形。最大的电流达到14.2A,这种过流有可能损坏电子元器件。 电流过充波形 解决上述问题,通常采取的策略是在电源的入口增加 缓启动电路 ,也成为 软起动 。

    2024年02月06日
    浏览(60)
  • 数字电路硬件设计系列(十八)之eMMC电路设计

    eMMC(Embedded Multi Media Card) 是 嵌入式多媒体卡 的简称,主要是针对只能手机和平板电脑特点二设计的。它的实质是在 NAND Flash的基础上增加了一个控制器,并预留了一个标准接口 。 参考设计获取方式:关注下面公众号,回复:eMMC即可。 eMMC颗粒的PIN脚主要分为三组:电源引脚、

    2024年02月10日
    浏览(78)
  • 硬件电路设计原理图设计

    叶倾城-硬件原创的个人空间_哔哩哔哩_Bilibili 硬件电路设计原理图设计第二季-1-40课已更新完成啦!!! 第三季硬件电路设计原理图设计敬请期待!感谢大家的支持! 第01课------硬件实战-硬件电路设计的方法和技巧 第02课------千兆(十兆、百兆、千兆自适应)以太网电路设计

    2023年04月15日
    浏览(60)
  • 数字电路硬件设计系列(十)之RS485电路设计

    RS485通信属于串口通信中的半双工通信,RS485具有支持多节点(32个节点)、传输距离远(最大1219m)、接收灵敏度高(200mV电压)、连接简单(在构成通信网络时,仅需要一对双绞线作传输线)、能抑制共模干扰(差分传输)、成本低廉等特点,最高的传输速率可达10Mbps。在多

    2024年02月06日
    浏览(87)
  • 使用modelsim设计4位全加器,并调出波形图和电路图(详细教程)

    OK , Let’s begin 一、仿真 四位全加器的代码如下 add4的代码 adder4_test的代码 1、打开modelsim10.4 选择file,选择New -- project 2、文件名可以自定义,这里命名为add (注意不能用中文) 3、选择create new file,创建一个为add4.v的文件 选择文件类型为Verilog 4、右键添加文件add4_test, 重复上述

    2024年02月02日
    浏览(42)
  • 数字电路硬件设计系列(十七)之上电时序控制电路

    上电时序,也叫做Power-up Sequence,是指电源时序关系。 下面 就是一系列电源的上电的先后关系: 采用不同的电容来控制上电延时时间的长短,具体的电路见下图: 这种上电时序控制的方式, 电路结构简单 ,但是 延时时间难以精确的控制 。 在FPGA的电源时序控制中,应用十

    2024年02月12日
    浏览(49)
  • 硬件设计--stm32自动下载电路设计

    1、Stm32 一键下载电路详解 2、启动模式,BOOT0和BOOT1详解 3、STM32自动ISP电路设计 4、STM32 USB接口 一键下载电路详解与过程分析 参考博客:FlyMcu - 用于STM32芯片ISP串口程序一键下载的免费软件 下面是stm32自动下载电路原理图。 正常使用下BOOT1引脚需要接地(不需要debug调试),也就

    2024年02月16日
    浏览(51)
  • 27-硬件设计-TYPE-C电路设计

    由于USB2.0的数据率最高只有480Mbps, 可以不考虑信号走线的阻抗连续性,USB2.0的D+/-信号可以不被MUX控制而直接从主控芯片走线,然后一分二连接至USB Type-C插座的两组D+/-管脚上。 但USB3.0或者USB3.1的数据率高达5Gbps或者10Gbps,如果信号线还是被简单地一分二的话,不连续的信号线

    2024年01月19日
    浏览(56)

觉得文章有用就打赏一下文章作者

支付宝扫一扫打赏

博客赞助

微信扫一扫打赏

请作者喝杯咖啡吧~博客赞助

支付宝扫一扫领取红包,优惠每天领

二维码1

领取红包

二维码2

领红包