Xilinx原语详解——IBUFDS & OBUFDS

这篇具有很好参考价值的文章主要介绍了Xilinx原语详解——IBUFDS & OBUFDS。希望对大家有所帮助。如果存在错误或未考虑完全的地方,请大家不吝赐教,您也可以点击"举报违法"按钮提交疑问。

  在使用FPGA时,往往会用到一些差分信号,比如HDMI接口,LVDS接口的ADC、显示器等等设备,而FPGA内部往往只会使用单端信号,就需要完成单端信号和差分信号的相互转换,xilinx提供了两个原语对所有IO信号实现差分和单端的转换,IBUFDS将FPGA输入的差分信号转换为单端信号,而OBUFDS负责把FPGA内部的单端信号转换为差分信号输出。

1、IBUFDS

  IBUFDS是一个支持低电压差分信号的输入缓冲器,图1是IBUFDS的框图。在IBUFDS中,有两个输入接口,一个是差分输入的正极端口I,另一个是差分输入的负极端口IB,两个端口的信号极性必须相反才能正常工作,输出端O将输入的差分信号转换为单端信号输出。

fpga中ibuf obuf怎么使用,FPGA,fpga开发

图1 IBUFDS框图

  IBUFDS的真值表如图2所示(直接从UG768中截图),注意只有当I和IB极性相反的时候才能表示两个信号互为差分对,此时才能正常工作,输出I端口的电平。一般是不会出现均为高电平或低电平状态的,除非差分走线没有做等长处理,此时是硬件设计的问题。

fpga中ibuf obuf怎么使用,FPGA,fpga开发

图2 IBUFDS真值表

  IBUFDS的Verilog HDL原语模板如下所示:

   IBUFDS #(
      .DIFF_TERM("FALSE"),       // Differential Termination
      .IBUF_LOW_PWR("TRUE"),     // Low power="TRUE", Highest performance="FALSE" 
      .IOSTANDARD("DEFAULT")     // Specify the input I/O standard
   ) IBUFDS_inst (
      .O(O),  // Buffer output
      .I(I),  // Diff_p buffer input (connect directly to top-level port)
      .IB(IB) // Diff_n buffer input (connect directly to top-level port)
   );

2、OBUFDS

  IBUFDS是在FPGA的输入管脚使用,将外部的差分信号转为单端信号供内部使用。 OBUFDS刚好相反,其在输出管脚使用,将内部的单端信号转换为差分信号输出FPGA。图3是OBUFDS的框图,I为单端输入信号,O为差分输出正极,OB是差分输出负极。

fpga中ibuf obuf怎么使用,FPGA,fpga开发

图3 OBUFDS框图

  OBUFDS功能比较简单,对应真值表(可以从UG768手册直接获取)如图4所示。

fpga中ibuf obuf怎么使用,FPGA,fpga开发

图4 OBUFDS真值表

  OBUFDS对应的Verilog HDL原语模板如下所示:

   OBUFDS #(
      .IOSTANDARD("DEFAULT"), // Specify the output I/O standard
      .SLEW("SLOW")           // Specify the output slew rate
   ) OBUFDS_inst (
      .O(O),     // Diff_p output (connect directly to top-level port)
      .OB(OB),   // Diff_n output (connect directly to top-level port)
      .I(I)      // Buffer input
   );

3、IOBUFDS

  除了上述单向的差分信号外,可以利用三态差分转换器件IOBUFDS实现双向差分转换,对应的框图如图5所示,T是三态的使能信号,低电平有效(图中少画了圈),T为低电平时,I作为FPGA输出的单端信号,IO和IOB作为转换后的差分输出引脚。当T为高电平时,三态门关闭,此时IO作为差分输入的正极,IOB作为差分输入的负极,O作为差分输入转换后的单端输入信号。

fpga中ibuf obuf怎么使用,FPGA,fpga开发

图5 IOBUFDS框图

  对应的真值表如图6所示,

fpga中ibuf obuf怎么使用,FPGA,fpga开发

图6 IOBUFDS真值表

  IOBUFDS对应的Verilog HDL原语模板如下所示:

   IOBUFDS #(
      .DIFF_TERM("FALSE"),     // Differential Termination ("TRUE"/"FALSE")
      .IBUF_LOW_PWR("TRUE"),   // Low Power - "TRUE", High Performance = "FALSE" 
      .IOSTANDARD("BLVDS_25"), // Specify the I/O standard
      .SLEW("SLOW")            // Specify the output slew rate
   ) IOBUFDS_inst (
      .O(O),     // Buffer output
      .IO(IO),   // Diff_p inout (connect directly to top-level port)
      .IOB(IOB), // Diff_n inout (connect directly to top-level port)
      .I(I),     // Buffer input
      .T(T)      // 3-state enable input, high=input, low=output
   );

4、仿真

  这几个原语功能比较简单,使用一个工程完成三个原语的仿真,设计文件如下所示,外部输入的差分信号ibufds_p和ibufds_n,经过IBUFDS转为单端信号ibufds_o,该信号经过触发器延迟一个时钟得到ibufds_o_r,通过OBUFDS转换为差分信号obufds_p和obufds_n输出。外部输入一个三态控制信号t,用于控制IOBUFDS的三态使能端口,使能有效时,将IBUFDS寄存后的信号ibufds_o_r输出。

module buf_ctrl(
   input       clk      ,//系统时钟信号;
   input       rst      ,//系统复位信号,高电平有效;

   input       iobufds_t,//iobufds使能控制端;
   input       ibufds_p ,//ibufds正极输入;
   input       ibufds_n ,//ibufds负极输入;
   output      obufds_p ,//obufds正极输出;
   output      obufds_n ,//obufds负极输出;
   inout       iobufds_p,//iobufds正极输出;
   inout       iobufds_n,//iobufds负极输出;
   output      iobufds_i //将IOBUFDS输入的数据输出,防止倍优化掉;
); 
   reg         ibufds_o_r;

   wire        ibufds_o ;

   //例化IBUFDS原语
   IBUFDS #(
      .DIFF_TERM     ( "FALSE"   ),// Differential Termination
      .IBUF_LOW_PWR  ( "TRUE"    ),// Low power="TRUE", Highest performance="FALSE" 
      .IOSTANDARD    ( "DEFAULT" ) // Specify the input I/O standard
   )
   u_IBUFDS (
      .O    (ibufds_o   ),// Buffer output
      .I    (ibufds_p   ),// Diff_p buffer input (connect directly to top-level port)
      .IB   (ibufds_n   ) // Diff_n buffer input (connect directly to top-level port)
   );

   always@(posedge clk)begin
      ibufds_o_r <= ibufds_o;
   end

   //例化OBUFDS原语
   OBUFDS #(
      .IOSTANDARD ( "DEFAULT" ),// Specify the output I/O standard
      .SLEW       ( "SLOW"    ) // Specify the output slew rate
   )
   u_OBUFDS (
      .O    (obufds_p   ),// Diff_p output (connect directly to top-level port)
      .OB   (obufds_n   ),// Diff_n output (connect directly to top-level port)
      .I    (ibufds_o_r ) // Buffer input
   );

   //例化IOBUFDS原语
   IOBUFDS #(
      .DIFF_TERM     ("FALSE"    ),// Differential Termination ("TRUE"/"FALSE")
      .IBUF_LOW_PWR  ("TRUE"     ),// Low Power - "TRUE", High Performance = "FALSE" 
      .IOSTANDARD    ("BLVDS_25" ),// Specify the I/O standard
      .SLEW          ("SLOW"     ) // Specify the output slew rate
   )
   u_IOBUFDS (
      .O    (iobufds_i     ),// Buffer output
      .IO   (iobufds_p     ),// Diff_p inout (connect directly to top-level port)
      .IOB  (iobufds_n     ),// Diff_n inout (connect directly to top-level port)
      .I    (ibufds_o_r    ),// Buffer input
      .T    (iobufds_t     ) // 3-state enable input, high=input, low=output
   );

endmodule

  对应的TestBench文件如下所示:

`timescale 1 ns/1 ns
module test();
    parameter	CYCLE		=   10          ;//系统时钟周期,单位ns,默认10ns;

    reg			                clk         ;//系统时钟,默认100MHz;
    reg			                rst         ;//系统复位,默认高电平有效;
    reg                         iobufds_t   ;
    reg                         ibufds_p    ;
    reg                         ibufds_n    ;

    wire                        obufds_p    ;
    wire                        obufds_n    ;
    wire                        iobufds_i   ;
    wire                        iobufds_p   ;
    wire                        iobufds_n   ;

    buf_ctrl  u_buf_ctrl (
        .clk            ( clk       ),
        .rst            ( rst       ),
        .iobufds_t      ( iobufds_t ),
        .ibufds_p       ( ibufds_p  ),
        .ibufds_n       ( ibufds_n  ),
        .obufds_p       ( obufds_p  ),
        .obufds_n       ( obufds_n  ),
        .iobufds_i      ( iobufds_i ),
        .iobufds_p      ( iobufds_p ),
        .iobufds_n      ( iobufds_n )
    );

    reg  iobufds_p_i;
    reg  iobufds_n_i;

    assign iobufds_p = (iobufds_t) ? iobufds_p_i : 1'bz;
    assign iobufds_n = (iobufds_t) ? iobufds_n_i : 1'bz;

    //生成周期为CYCLE数值的系统时钟;
    initial begin
        clk = 1;
        forever #(CYCLE/2) clk = ~clk;
    end

    //生成复位信号;
    initial begin
        rst = 0;
        #2;
        rst = 1;//开始时复位10个时钟;
        #(10*CYCLE);
        rst = 0;
        repeat(220) @(posedge clk);
        $stop;//停止仿真;
    end

    initial begin
        #1;
        ibufds_p = 1'b0;
        ibufds_n = 1'b1;
        iobufds_t = 1'b1;
        iobufds_p_i = 1'b0;
        iobufds_n_i = 1'b1;
        #(CYCLE*12);
        ibufds_n = ibufds_p;
        #(CYCLE*2);
        ibufds_p = ~ibufds_p;
        #(CYCLE*2);
        ibufds_n = ibufds_p;
        #(CYCLE*2);
        repeat(200)begin
            ibufds_p = ({$random} % 2);
            ibufds_n = ~ibufds_p;
            #(CYCLE);
            iobufds_t = ({$random} % 2);
            #(CYCLE);
            iobufds_p_i = ({$random} % 2);
            iobufds_n_i = ~iobufds_p_i;
            #(CYCLE);
        end
    end

endmodule

  仿真结果如图7所示,图中对IBUFDS的四种输入取值做了仿真,当IBUFDS的输入同时为高电平或者低电平时,IBUFDS转换的输出信号会保持之前的状态不变。在实际情况下应该避免这种情况出现,其余情况IBUFDS与真值表结果一致,不再赘述。

fpga中ibuf obuf怎么使用,FPGA,fpga开发

图7 IBUFDS输入转换仿真

  下图主要关注OBUFDS相关信号,如图黄色信号为OBUFDS输入单端数据,而红色信号为OBUFDS输出差分信号,由图可知仿真正确。

fpga中ibuf obuf怎么使用,FPGA,fpga开发

图8 OBUFDS转换仿真

  IOBUFDS的仿真如图9所示,红色信号为IOBUFDS的三态使能信号,橙色信号是IOBUFDS的单端输出信号,对应真值表中的I,天蓝色信号表示IOBUFDS的双向差分信号,紫色信号是IOBUFDS的单端输入信号,对应真值表中的O。

fpga中ibuf obuf怎么使用,FPGA,fpga开发

图9 IOBUFDS转换仿真

  当使能信号为高电平时,IOBUFDS的三态门关闭,此时两路天蓝色差分信号为输入信号,紫色信号是两路差分输入转换为单端的结果,紫色信号与差分正极的逻辑保持一致,与橙色信号无关,所以正确。

  当使能信号为低电平时,IOBUFDS的三态门打开,此时IOBUFDS把橙色单端信号转换为两路天蓝色的差分信号输出,紫色信号此时与橙色信号是一致的,与普通三态门逻辑一致,仿真正确。

5、FPGA如何实现差分输入\输出

  通过上文仿真可以知道逻辑实现,但是FPGA是如何实现差分输入和输出的呢?将上述工程分配管脚,然后实现,生产比特流文件,最后查看信号在芯片中的走线及布局。

  如图10所示,是IBUFDS两个差分输入管脚的布局,Xilinx把两个相邻的管脚作为差分信号的两个管脚,通过两个IOB模块实现IOBUFDS的转换功能。

fpga中ibuf obuf怎么使用,FPGA,fpga开发

图10 IOBUFDS管脚分布

  图11是OBUFDS的实现情况,把两个管脚组合成差分信号,通过OBUFDS位于P脚的IOB之中,也就是单端引脚OBUF的位置,该结构可以作为OBUFDS使用,如图12所示。

fpga中ibuf obuf怎么使用,FPGA,fpga开发

图11 差分引脚布局

fpga中ibuf obuf怎么使用,FPGA,fpga开发

图12 OBUFDS位置

  IOBUFDS的情况稍微复杂一点,因为是双向信号,所以会同时使用ILOGIC和OLOGIC,并且因为有三态使能信号,所以OLOGIC需要同时使用上下两条路径,如图13所示,ILOGIC和OLOGIC在IDDR和ODDR文中已经详细分析过,此处不再赘述。

fpga中ibuf obuf怎么使用,FPGA,fpga开发

图13 IOBUFDS布局

  综上,FPGA会将相邻两个管脚配置为差分对,保证两路信号足够近,延时足够小,IBUF和OBUF的位置根据功能不同可能实现IBUFDS、OBUFDS、IOBUFDS等功能,在FPGA中经常可以看见同一器件可以复用多种功能,OLOGCI被作为ODDR,OFB等功能。

  参考资料:UG768 Xilinx 7 Series FPGA and Zynq-7000 All Programmable SoC Libraries Guide for HDL Designs

  本文工程在后台回复“BUF”(不包括引号)即可,UG768直接回复”xilinx手册”即可,包含前文用到xilinx相关所有手册。文章来源地址https://www.toymoban.com/news/detail-811399.html

到了这里,关于Xilinx原语详解——IBUFDS & OBUFDS的文章就介绍完了。如果您还想了解更多内容,请在右上角搜索TOY模板网以前的文章或继续浏览下面的相关文章,希望大家以后多多支持TOY模板网!

本文来自互联网用户投稿,该文观点仅代表作者本人,不代表本站立场。本站仅提供信息存储空间服务,不拥有所有权,不承担相关法律责任。如若转载,请注明出处: 如若内容造成侵权/违法违规/事实不符,请点击违法举报进行投诉反馈,一经查实,立即删除!

领支付宝红包 赞助服务器费用

相关文章

  • Xilinx IDDR与ODDR原语的使用

    如图所示,IDDR原语的输入输出包括D,CE,C,S,R,Q1,Q2,其中,D为输入的双倍速率的数据,即D在时钟的上升沿和下降沿都会发生切换,一个时钟周期发送2bit数据,CE为时钟使能信号,C为时钟信号,S,R为复位和置位信号,Q1,Q2为单倍速率的输出数据。 IDDR主要有三种工作模式,分别是

    2024年02月07日
    浏览(63)
  • Xilinx推荐使用ODDR原语输出高质量时钟

    按照Xilinx的推荐,在输出时钟时最好还是把ODDR加上 。这个测试用例没有体现出ODDR的优势,也许在资源使用较多、时钟频率更高时才能体现。 另外,这里只是输出了时钟,没有输出使用该时钟的数据。 很多人说时钟直接从BUFG输出到管脚会报错,必须加约束或者ODDR,目前我在

    2023年04月27日
    浏览(85)
  • Xilinx原语——IDDR与ODDR的使用(Ultrascale系列)

      对于各个系列的器件,IDDR与ODDR都存在一定的差别,在使用前需要根据自己的器件型号选择相应的IDDR与ODDR,下面以kintex ultrascale系列器件为例。   IDDR的输入输出引脚包括时钟输入C、时钟取反输入CB、数据输入D(在时钟信号C的上升沿与下降沿都发生变化)、异步复位

    2024年02月08日
    浏览(81)
  • xilinx原语介绍及仿真——ODELAYE2

      7系列IO模块相关的结构如图1所示,前文对IOB、IDELAYE2、ILOGIC、OLOGIC进行了讲解,还剩下ISERDESE2、OSERDESE2、ODELAYE2原语,本文对ODELAYE2进行讲解,该原语只有HP bank才有,即7系列FPGA的A7系列没有ODELAYE2结构,不能使用ODELAYE2原语。 图1 7系列IO模块(左侧HP bank,右侧HR bank)   图

    2024年02月20日
    浏览(42)
  • Xilinx FPGA ICAP原语实现多重配置

    1. FPGA可以运行几个固件 众所周知,常见的FPGA通常为SRAM结构,固件程序一般存放在外置的串行Flash中,比如SPI Flash,M25P16或N25Q128等。 FPGA启动时,一般先从SPI起始地址开始加载数据到内部的SRAM,加载完成、校验通过则会直接运行。 那么有没有可能在SPI Flash中存放两个或多个

    2024年02月02日
    浏览(55)
  • 【XILINX】使用SMPTE UHD-SDI IP时怎么约束core?

    通过使用以下步骤指定与IP核心相关联的各种参数的值,可以自定义IP以在设计中使用: 1.从IP目录中选择IP。 2.双击所选IP,或从工具栏或右键单击菜单中选择“自定义IP”命令。   rx_clk和tx_clk的周期必须根据要支持的最大线路速率进行约束。 设计中的EDH处理器还需要多周期

    2024年02月01日
    浏览(29)
  • 【差分时钟转单端时钟】FPGA原语设计详解

    【差分时钟转单端时钟】FPGA原语设计详解 在现代电子系统中,为了提高数据传输的速率和抗干扰能力使用差分信号传输时钟信号已成为一种常见的做法。而FPGA作为可编程逻辑器件,其灵活性和可重构性得到越来越广泛的应用。本文将介绍利用FPGA实现差分时钟转单端时钟的原

    2024年02月04日
    浏览(53)
  • 具于xilinx FPGA的可动态配置DDS频率控制字的DDS IP核使用例程详解

    本文用于讲解xilinx IP 的dds ip examples(动态配置频率)的功能说明,方便使用者快速上手。 本examples 是月隐编写的针对DDS的使用demo,实现通过vio控制频率控制字来调整DDS的输出频率,为大家演示一个可动态配置DDS频率的例程。 例程的平台: 1) 硬件平台:XC7Z020CLG484-2 2) FP

    2024年02月02日
    浏览(41)
  • STARTUPE3原语的使用

    分享我写的一个程序,利用STARTUPE3原语实现读写配置flash,用的是VU3P+S25FL256S flash,有需要的可以参考一下。 `timescale 1ns / 1ps module top(     input sys_clk,     output led          );          reg rst_n;     wire Read_tx_en;     wire MISO;     wire CS;     wire SCK;     wire MOSI;     wire [31:0

    2024年02月06日
    浏览(27)
  • xilinx GTX 时钟详解

    一、用户接口信号的时钟( GTREFCLK_PAD_N_IN 、 DRP_CLK_IN_P 、 SYSCLK 、 PLLLOCKDETCLK ) 二、TX/RXUSRCLK and TX/RXUSRCLK2、TXOUTCLK 三、mmcm时钟(两个用户时钟不匹配,以及分不出来速率,需要启用) 专业俗语: TX External Data Width :外部宽度大,时钟大而慢。 TXOUTCLK 这个时钟。 TX Internal D

    2024年02月05日
    浏览(45)

觉得文章有用就打赏一下文章作者

支付宝扫一扫打赏

博客赞助

微信扫一扫打赏

请作者喝杯咖啡吧~博客赞助

支付宝扫一扫领取红包,优惠每天领

二维码1

领取红包

二维码2

领红包