Allegro(17.2)——常用菜单栏(3)

这篇具有很好参考价值的文章主要介绍了Allegro(17.2)——常用菜单栏(3)。希望对大家有所帮助。如果存在错误或未考虑完全的地方,请大家不吝赐教,您也可以点击"举报违法"按钮提交疑问。

1、File菜单

New 新建(brd/dra/shape symbol...)

Open 打开brd、dra等文件

Save 保存,在设计PCB时要时不时保存一下,以免闪退未保存做了更改的文件,前功尽弃

Save as 另存为,重命名

Import 导入

Export 导出

Viewlog 查看文本文件

File Viewer 文件浏览器

Plot Setup 打印设置

Plot Preview 打印预览

Plot 打印

Properties 添加用户属性(password及权限设置)

Change Editor 切换Cadence的其他产品

Script 录制快捷键

Recent Designs 快速浏览/打开近期打开过的十个文件

Exit 退出

allegro菜单栏详解,Candence--allegro,pcb工艺,硬件工程

 2、Edit菜单

Undo 撤销

Redo 取消撤销

Move 移动

Copy 复制

Mirror 镜像,器件镜像会换层

Spin 旋转

Change 改变线宽、线层、字号...

Delete 删除

Z-Copy 同形但不同层复制(闭合的图形)

Split Plane 用来对负层的地和电源的分割

【操作步骤:(1)在板子的板框处添加Route Keepin;(2)用Add Line工具在Subclass-Anti Etch下画出分割线,线宽一般设置为20mil即可;(3)分割平面Split Plane-Create,选择要分割的层和分割后铜皮的状态,Create-分配网络-OK.

Vertex 倒角

Delete Vertex 删除倒角

Text 编辑文字

Groups 创建群组

Properties 设置规则属性(cline shape pin)

Net Properties 进入规则管理器,设置差分线的分配和属性

allegro菜单栏详解,Candence--allegro,pcb工艺,硬件工程

3、 View菜单

Zoom By Points 局部缩小/放大

Zoom Fit 全板显示

Zoom In 放大

Zoom Out 缩小

Zoom World 显示整个工作区

Zoom Center 光标为下一屏显示中心

Zoom Previous 显示上一屏

Color View Save 保存工作区状态,后续可以直接导入新的PCB

Color View Restore Last 显示最后一次工作区状态

3D View 3D视图

Flip Design 翻转设计文件

Refresh 刷新

Windows 面板显示的命令栏

Split View 拆分视图

Swap View 交换视图

Customize Toolbar 用户自定义快捷面板、快捷图标

Reset UI to Cadence Default 重置用户界面

allegro菜单栏详解,Candence--allegro,pcb工艺,硬件工程

4、 Add菜单

Line 添加指示线

Arc w/Radius 两点画弧

3pt Arc 三点画弧

Circle 画圆

Rectangle 非填充矩形

Frectangle 填充矩形

Text 添加文字

Unsupported Prototypes Arc-用其他方法画弧

allegro菜单栏详解,Candence--allegro,pcb工艺,硬件工程

5、 Display菜单

Color/Visibility 设置颜色和显示内容

Layer Priority 显示图层的优先级,设置某一层显示到最上层

Status 查看当前PCB状态(器件、飞线、孤铜、DRC...)

Element 查看属性

Measure 测量距离

Constrain 规则管理器

Property 查看带有某种属性的元素

Parasitic 显示阻抗、延迟等信息

Segments Over Voids 检查NET跨Plane

Assign Color 刷色

Highlight 高亮

Dehighlight 取消高亮

Waive DRCs 允许忽略DRC、隐藏DRC

Interface Visibility界面可见性

Show Rats 显示飞线

Show Bundles 显示Net Group飞线

Show Router Plan

Blank Rats 隐藏飞线

Blank Bundles 隐藏Net Group飞线

Blank Router Plan

Unsupported Prototypes

allegro菜单栏详解,Candence--allegro,pcb工艺,硬件工程

6、 Setup菜单

Design Parametres 设置图纸大小、字号大小等

Application Mode 编辑模式

Girds 格点大小

Change Drawing Origin 更改图形的原点

Cross-section 层叠设计

Subclasses 增加删除子目录

Materials 介质材料设置

B/B Via Definitions 定义盲埋孔

Step Package Mapping

Enable On-Line DRC

Enable Datatips

Constraints 规则限制设置

Property Definitions 特性定义

Define Lists 线网定义,在仿真的时候需要设置

Areas 区域设定

Outlines

Zones

SI Design Setup

SI Design Audit

Datatip Customization

User Preferences 用户个人设置

allegro菜单栏详解,Candence--allegro,pcb工艺,硬件工程

7、 Shape菜单

Refresh All Shapes

Polygon 画不规则的shape

Rectangular 画方形的shape

Circular 画圆形shape

Select Shape or Void/Cavity 选择shape,常用来给shape赋网络属性、更新shape

Manual Void/Cavity 手动掏铜皮

Edit Boundary 修改shape大小,切割shape

Delete Islands 删除孤铜

Shape Operations

Change Shape Type 修改shape为动态或者静态

Merge Shapes 合并铜皮

Check

Compose Shape 将闭合的line变为shape

Decompose Shape 将shape变成闭合的line

Global Dynamic Params shape连接方式

allegro菜单栏详解,Candence--allegro,pcb工艺,硬件工程

8、 Logic菜单

Net Logic 线网逻辑

Net Schedule 线网方案

Assign Differential Pair 设置差分对

Identify DC Nets 标识直流网,常用来表示电源和地的电压

Assign RefDes 设置丝印位号

Auto Rename Refdes 自动命名丝印位号

Change Parts 改变器件

Part Logic

Terminator Assignment 终端设定

allegro菜单栏详解,Candence--allegro,pcb工艺,硬件工程

9、 Place菜单

Manually 可以调入所在库路径下的任意器件

Quickplace 导入网表后,快速放置器件

Autoplace 自动布局命令

Interactive 交互式布局

Swap 交换布局

Autoswap

Via Array 批量放置过孔

Update Symbols 更新器件

Replace SQ Temporary

allegro菜单栏详解,Candence--allegro,pcb工艺,硬件工程

10、 FlowPlan菜单

Auto Bundle

Creat Bundle

Delete Bundle

Edit Bundle

Split Bundle

Bundle Properties

Insert Flow Via

Delete Flow Via

Move Flow Via

Slide Flow

Edit Flow Vertex

Delete Flow Vertex

Move Flow

Copy Flow

Restore Default Flow

allegro菜单栏详解,Candence--allegro,pcb工艺,硬件工程

11、 Route菜单

Connect 走线

Slide 推挤走线、过孔

Timing Vision

Delay Tune 对单端信号进行绕线(也可以绕差分信号)

Auto-interactive Delay Tune

Phase Tune 对差分信号进行绕线

Auto-interactive Phase Tune

Remove Tuning

Custom Smooth 将有折线的信号线拉直

Create Fanout

Copy Fanout

Via Structure

Convert Fanout

PCB Router

Resize/Respace

Gloss 添加走线泪滴

Unsupported Prototypes

 allegro菜单栏详解,Candence--allegro,pcb工艺,硬件工程

 12、Analyze菜单

Initialize 初始化

Mode Browser

Model Assigment 选择模型

Model Dump/Refresh 删除模型

Perferences 参数设定

Probe 检测

Xtalk Table 串扰设置

Transmission Line Calculator

allegro菜单栏详解,Candence--allegro,pcb工艺,硬件工程

13、Manufacture菜单

Dimension Environment 测量环境

Drafting 绘图  

Artwork 光绘文件

NC 钻孔参数设置

Cross Section Chart

Cut Marks 设置标识

Stream Out(GDSII)

Create Coupons

DFx Check(legacy) 制造检查

Setup RAVEL Rules in CM

Silkscreen 丝印设置

Thieving

Shape Degassing

Testprep 增加测试点

Variants 生成报告

 allegro菜单栏详解,Candence--allegro,pcb工艺,硬件工程

14、 Tools菜单

Create Module 创建模块,可用于类似模块的布局

Padstack 编辑焊盘

Pad 焊盘

Derive Connectivity 去除连接

Metal Usage Report

Reports 报告

Quick Reports

Technology File Compare 技术文件比较

Database Check 数据库检查

Update DRC 更新DRC

Window DRC

Design Compare 设计比较

Database Diary

Utilities 工具

allegro菜单栏详解,Candence--allegro,pcb工艺,硬件工程

以上是对Allegro菜单栏的简要注释,部分不常用的未进行注释,欢迎补充!!!文章来源地址https://www.toymoban.com/news/detail-814342.html

到了这里,关于Allegro(17.2)——常用菜单栏(3)的文章就介绍完了。如果您还想了解更多内容,请在右上角搜索TOY模板网以前的文章或继续浏览下面的相关文章,希望大家以后多多支持TOY模板网!

本文来自互联网用户投稿,该文观点仅代表作者本人,不代表本站立场。本站仅提供信息存储空间服务,不拥有所有权,不承担相关法律责任。如若转载,请注明出处: 如若内容造成侵权/违法违规/事实不符,请点击违法举报进行投诉反馈,一经查实,立即删除!

领支付宝红包 赞助服务器费用

相关文章

  • Cadence Allegro 17.4学习记录开始32-PCB Editor 17.4软件PCB中Mark点,工艺边,阻抗和工艺相关文件

    对于拼板的PCB板卡来说,每个单板上可以不添加Mark点,Mark点加在工艺边上即可; TOP面跟Bottom面都有贴片元器件的情况下,两面都需要添加Mark点; 单板上所添加的Mark点的中心点距离板边的距离尽量保证至少3mm; 为了保证印刷和贴片的识别效果,Mark点范围内尽量没有焊盘、

    2024年02月13日
    浏览(43)
  • Allegro-PCB自定义快捷键设置和常用键盘命令

    一、用env文件设置快捷键 1、Cadence 设计系统程序安装在 D:Cadence 下,则 evn 文件将在D:CadenceSPB_17.4sharepcbtext目录下 2、在Allegro中我们可以用alias或funckey命令来定义一个快捷键,以代替常用的设计命令,在env文件中修改。alias 命令不能用来定义字母,原因是字母键要用来输入

    2023年04月17日
    浏览(49)
  • allegro pcb 高亮某个网络

    1.调节pcb亮度,点击color192(Ctrl+f5) 点击display ,调低亮度,OK    然后点击 net schedule. 在find栏选择net,在visibility栏all 打钩,然后在pcb选择想要高亮的net,点击一下。 方法二 选择assign net(扫帚) 然后在options栏里选择想高亮的颜色,然后在find栏里选net,然后在visibility栏里

    2024年02月16日
    浏览(41)
  • Allegro-PCB封装更新

    Allegro-封装更新 一、更新所有封装 1、菜单栏-Place-Update Symbol-package symbol-Refresh 二、更新单个封装 1、空白处鼠标右击-Application Mode-placement Edit 选中Placement Edit模式,后选择需要更新封装的器件,右键选择Refresh symbol instance即可 注意,右键在Quick Utilites-Refresh symbol进行更新时和

    2024年02月11日
    浏览(37)
  • allegro设计PCB操作(记录用)

    目录 NOTES 输入 结构图DXF导入/导出 查看结构图 导入网表 布局 摆放 移动 查看器件坐标 定位器件到指定坐标 与结构图对齐 丝印 布线 测试点/开关等处添加泪滴 高亮 铺铜 电源岛 添加电源岛 编辑电源岛 禁铺区

    2024年02月02日
    浏览(37)
  • Allegro PCB丝印调整,丝印居中

    1,选择File →change editro    2,选择Allegro pcb designer (was performance L ),并勾选Toolbox      ​​​​​​​          3,选择Manufacture →Label tune  4,调整需要放置的位置,居中填入(0.0)坐标即可  5,框选需要调整的丝印,点击Limit layers  我调整的是Assembly层丝印,根据需要选择

    2024年02月11日
    浏览(38)
  • Allegro PCB焊盘以及封装制作

    记录硬件工程师的EDA工具学习之路……以Allegro为主…… 表贴焊盘——用于SMD器件,电路板上的“金属铜片” 通孔焊盘——用于直插式器件,包括金属内壁+钻孔 圆焊盘:SC+直径(SC1R00,直径1mm的圆焊盘) 方焊盘:SR+长*宽(SR1R00x1R00,长宽为1mm的方焊盘) 椭圆焊盘:SOB+长*宽

    2024年02月10日
    浏览(41)
  • Cadence Allegro PCB 铺铜管理

    在铺铜前一般要先放置禁止铺铜区域,以规定铺铜的范围,一般禁止铺铜区域分为Rout Keepin和Rout Keepout两种类型,Rout Keepin是在区域外禁止铺铜,Rout Keepout是在区域内禁止铺铜。 Setup---Areas---Route Keepin:  点击了Rout Keepin后默认是以多边形来绘制,可以在工具栏中切换要绘制的形

    2024年02月09日
    浏览(50)
  • Allegro如何翻转PCB视图操作指导

    Allegro 如何翻转PCB视图操作指导 Allegro可以翻转PCB的视图,利于查看和检查,如下图 翻转前 :器件和走线在bottom层 翻转后 :走线和器件仍然在bottom层,但是视图翻转了 具体操作如下

    2024年02月01日
    浏览(43)
  • Cadence Allegro PCB 光绘文件制作

    光绘文件用于生产制造。         检查铺铜是正片还是负片,以及生产文件的格式           检查层叠的厚度,结构,正负片         DRC检查必须全部为0。 (1)、钻孔参数设置         一般保持默认即可,点击close后会自动生成nc_param.txt参数文件  (2)、生

    2024年02月13日
    浏览(49)

觉得文章有用就打赏一下文章作者

支付宝扫一扫打赏

博客赞助

微信扫一扫打赏

请作者喝杯咖啡吧~博客赞助

支付宝扫一扫领取红包,优惠每天领

二维码1

领取红包

二维码2

领红包