S3---FPGA-A7板级电源硬件实战

这篇具有很好参考价值的文章主要介绍了S3---FPGA-A7板级电源硬件实战。希望对大家有所帮助。如果存在错误或未考虑完全的地方,请大家不吝赐教,您也可以点击"举报违法"按钮提交疑问。

视频链接

FPGA-A7板级电源硬件实战01_哔哩哔哩_bilibili

FPGA-A7板级电源硬件实战

1、基于A7 板级的系统框图

S3---FPGA-A7板级电源硬件实战,硬件电路设计,fpga开发,单片机,嵌入式硬件,硬件工程,硬件架构,pcb工艺,智能硬件

2、基于A7 板级的电源设计细则

2.1、A7 FPGA功耗评估

Artix-7 FPGA电源有VCCINT, VCCBRAM, VCCAUX, VCCO, VMGTAVCC和VMGTAVTT。

2.1.1、A7 FPGA电源管脚

S3---FPGA-A7板级电源硬件实战,硬件电路设计,fpga开发,单片机,嵌入式硬件,硬件工程,硬件架构,pcb工艺,智能硬件

2.1.2、A7 FPGA功耗评估(XPE)

《7_Series_XPE_2019_1_2》     excel算法

S3---FPGA-A7板级电源硬件实战,硬件电路设计,fpga开发,单片机,嵌入式硬件,硬件工程,硬件架构,pcb工艺,智能硬件

2.2、其余元器件功耗评估

2.2.1、DDR3   ---MT41J256M16

VDDQ

//DDR3和DDR4内存颗粒的具体电流与电压之间的关系会因产品的制造商和型号而略有不同。此外,电流峰值大小也受芯片的封装、时序参数、不同的频率、负载大小、供电电压等多个因素

如果需要更加精确地计算电流峰值,需通过特定内存型号的规格书或者厂家提供的数据手册来进行查询。

一般采用的DDR3和DDR4内存的标准电压分别为1.5V和1.2V。

VTT

//VTT(终端电源)是DDR3和DDR4内存中用来提供电源的电压之一,通常在0.6V到1V之间。

DDR3和DDR4内存中VTT所对应的电流大小一般与负载电容和时序参数有关系,并且随着工作频率的提高而增加。根据参考资料和经验法则,当DDR3内存单颗粒上面的VTT电压在标准值(0.75V)下工作时,最大电流一般在20mA左右。而DDR4内存单颗粒上面的VTT电压在标准值(0.6V)下工作时,最大电流一般在10mA左右。

需要注意的是,以上数值仅供参考,VTT电流大小还受到具体内存型号、负载和工作条件等多种因素的影响。如果需要更精确的数据可以参考内存规格书或者厂商提供的数据手册。//

S3---FPGA-A7板级电源硬件实战,硬件电路设计,fpga开发,单片机,嵌入式硬件,硬件工程,硬件架构,pcb工艺,智能硬件

(镁光)

S3---FPGA-A7板级电源硬件实战,硬件电路设计,fpga开发,单片机,嵌入式硬件,硬件工程,硬件架构,pcb工艺,智能硬件

S3---FPGA-A7板级电源硬件实战,硬件电路设计,fpga开发,单片机,嵌入式硬件,硬件工程,硬件架构,pcb工艺,智能硬件

S3---FPGA-A7板级电源硬件实战,硬件电路设计,fpga开发,单片机,嵌入式硬件,硬件工程,硬件架构,pcb工艺,智能硬件

2.2.2、Spi flash ---N25Q128

S3---FPGA-A7板级电源硬件实战,硬件电路设计,fpga开发,单片机,嵌入式硬件,硬件工程,硬件架构,pcb工艺,智能硬件

2.2.3、时钟差分 ---SIT9102

2.3、各电源功能分配明细表

电源

功能

+3.3V

FPGA Bank0 , Bank13 ,Bank14的VCCIO,

QSIP FLASH, 差分Clock 晶振

+1.8V

FPGA辅助电压, TPS74801供电

+1.0V

FPGA的核心电压

+1.5V

DDR3, FPGA Bank34和Bank35

VREF、VTT

DDR3

VCCIO

FPGA Bank15, Bank16

MGTAVTT

FPGA GTP收发器Bank216

MGTAVCC

FPGA GTP收发器Bank216

2.4、板级总功耗评估表(excel)

S3---FPGA-A7板级电源硬件实战,硬件电路设计,fpga开发,单片机,嵌入式硬件,硬件工程,硬件架构,pcb工艺,智能硬件

2.5、电源时序图   (★)

S3---FPGA-A7板级电源硬件实战,硬件电路设计,fpga开发,单片机,嵌入式硬件,硬件工程,硬件架构,pcb工艺,智能硬件

2.6、电源树 (★)

2.7、电源参考总方案

S3---FPGA-A7板级电源硬件实战,硬件电路设计,fpga开发,单片机,嵌入式硬件,硬件工程,硬件架构,pcb工艺,智能硬件文章来源地址https://www.toymoban.com/news/detail-838084.html

3、A7板级电源设计注意事项

3.1、各电源电压对应的电流及时序(★)

3.1.1、数字电源及时序(参考实战S1-FPGA板级实战导学)
3.1.2、模拟电源及时序
3.2、FPGA电容取值  (★)

4、基于A7 板级的电源实战

4.1、电源入口

4.2、电源实战图

详细内容参考视频讲解

到了这里,关于S3---FPGA-A7板级电源硬件实战的文章就介绍完了。如果您还想了解更多内容,请在右上角搜索TOY模板网以前的文章或继续浏览下面的相关文章,希望大家以后多多支持TOY模板网!

本文来自互联网用户投稿,该文观点仅代表作者本人,不代表本站立场。本站仅提供信息存储空间服务,不拥有所有权,不承担相关法律责任。如若转载,请注明出处: 如若内容造成侵权/违法违规/事实不符,请点击违法举报进行投诉反馈,一经查实,立即删除!

领支付宝红包 赞助服务器费用

相关文章

  • S7---FPGA- ZYNQ7100板级原理图硬件实战

    ZYNQ7100板级系统硬件实战01_哔哩哔哩_bilibili 板卡主要由ZYNQ7100主芯片,6片DDR3,1片eMMC,2个QSPI FLASH和一些外设接口组成。ZYNQ7100 采用Xilinx公司的Zynq7000系列的芯片,Xilinx ARM + FPGA芯片型号为XC7Z100-2FFG900。 ZYNQ710 芯片可分成处理器系统部分Processor System(PS)和可编程逻辑部分Pro

    2024年03月11日
    浏览(42)
  • S4---FPGA-K7板级原理图硬件实战

    FPGA-K7板级系统硬件实战01_哔哩哔哩_bilibili 基于XC7K325TFFG900的FPGA硬件实战框图 基于XILINX 的KINTEX-7 芯片XC7K325FPGA的硬件平台,FPGA 开发板挂载了4 片512MB 的高速DDR3 SDRAM 芯片,另外板上带有一个SODIMM接口用于扩展DDR3 的内存条。FPGA 芯片配置使用1 片128Mb 的QSPI FLASH 芯片。外围电路

    2024年03月16日
    浏览(35)
  • 数字电路硬件设计系列(六)之FPGA配置引脚的设计

    不同的FPGA种类,配置的方式可能有稍许的差别。此处我们主要以7系列中 XC7A200TFBG676 为例,讲解FPGA的主要配置引脚。 工具制程工艺的不同,FPGA主要可以分为16nm、20nm、28nm。不停的制程工艺下,有不同的产品,详细将下: 在FPGA的设计过程中,将FPGA的IO口划分为不同的BANK,常见

    2024年02月06日
    浏览(66)
  • 电子技术课程设计基于FPGA的音乐硬件演奏电路的设计与实现

    【ChatGPT】前些天发现了一个巨牛的人工智能学习电子书,通俗易懂,风趣幽默,无广告,忍不住分享一下给大家。(点击查看学习资料) wx供重浩:创享日记 对话框发送:乐曲电路 免费获取完整无水印论文报告(包含电路图) 1、课程设计题目 设计一个乐曲演奏电路,能够

    2024年02月05日
    浏览(62)
  • 全定制FPGA硬件电路设计实现最大公约数求取算法(Quartus II)

    目录 一、设计需求 二、设计工具及版本 三、设计原理及结构方案 四、电路设计描述 1. 32位D触发器 2. 32位多路选择器 3. 32位减法器 4. 32位求余电路 5. GCDOUT信号产生电路 6. DONE_L信号产生电路 五、仿真激励设计方案及电路仿真结构 六、设计总结 当前,FPGA设计在很多场合得到

    2024年02月20日
    浏览(46)
  • 基于FPGA的相控阵雷达波束控制系统设计(3)第3章子阵运算处理模块硬件电路设计

    第3章子阵运算处理模块硬件电路设计 确定使用查表法实现波控系统方案以后,需要对它的硬件电路进行设计。波控系统的硬件电路主要由波控主机和子阵模块两部分组成。 波控主机在一般情况下都会使用通用成熟的模块,不需要我们进行设计。子阵模块的硬件电路的设计是

    2024年01月17日
    浏览(54)
  • 原理图-电源电路设计

    电源电路是指提供给用电设备电力供应的电源部分的电路设计,使用的电路形式和特点。既有交流电源也有直流电源 电源电路一般可分为开关电源电路,稳压电源电路,稳流电源电路,功率电源电路,逆变电源电路,DC-DC电源电路,保护电源电路等 我目前在设计电路板时,大

    2024年02月14日
    浏览(40)
  • 电源防反接电路设计

     在实际应用中,G极一般串联一个电阻,防止MOS管被击穿,也可以加上稳压二极管,并联在分压电阻上的电容,有一个软启动的作用。在电流开始流过的瞬间,电容充电,G极的电压逐步建立起来。 对于PMOS,相比NOMS导通需要Vgs大于阈值电压,由于其开启电压可以为0,DS之间的

    2024年02月11日
    浏览(34)
  • AD623单电源供电差分放大的电路设计与仿真

    目录 一 前言 二 需求分析 三 放大电路设计与仿真 3.1 AD623参数 3.2 电路设计 3.3 仿真验证 AD623单电源供电差分放大        最近需要做一个拉力检测模块,由于所选购的拉力传感器输出的是差分信号,且差模电压是mv级别的,故需要设计一个放大电路将mv级别的差分信号放大到

    2023年04月08日
    浏览(75)
  • 硬件电路设计----DC-DC电路

    文章目录 一、 概念及特点 二、分类 三、设计技巧及主要技术参数选用要求 四、器件选型一般原则 五、 外围器件选择的要求 六 、PCB设计要求 大家好,我是致力于在硬件设计创出一片天地的新手小白:陌白 电子产品中,总是可见DC-DC的身影,今天分享DC-DC的相关知识点。

    2024年02月09日
    浏览(46)

觉得文章有用就打赏一下文章作者

支付宝扫一扫打赏

博客赞助

微信扫一扫打赏

请作者喝杯咖啡吧~博客赞助

支付宝扫一扫领取红包,优惠每天领

二维码1

领取红包

二维码2

领红包