1.Tandem PROM介绍
针对大规模FPGA程序,保证PCIe逻辑从flash加载到FPGA中的时间满足PCIe协议的120ms启动要求,Xilinx提供了Tandem PROM的解决方案。
串联PROM(Tandem PROM)解决方案将比特流分成两个部分,这两个部分都从板载本地配置存储器(通常是任何PROM或闪存设备)加载。位流的第一部分配置设计的PCI Express部分,第二部分配置FPGA的其余部分。虽然设计被视为有两个独特的阶段,如图所示,但最终的比特文件是单一的,包含了第一步和第二步这两个阶段。
2.工程实现流程
基于7系列的FPGA实现PCIe的Tandem PROM需要使用7 Series Integrated Block for PCI Express IP核,XDMA IP配置中暂不支持,Ultrascale+系列的XDMA IP也提供了对Tandem PROM的支持。
2.1生成Example工程
针对7 Series Integrated Block for PCI Express 实现Tandem PROM功能需要先在Basic页面下选择Tandem PROM,其他选项根据应用需要配置相应的link速度和Lane宽度。
文章来源:https://www.toymoban.com/news/detail-843342.html
之后生成IP&#文章来源地址https://www.toymoban.com/news/detail-843342.html
到了这里,关于基于7系列V7 690T PCIe的Tandem PROM功能开发测试的文章就介绍完了。如果您还想了解更多内容,请在右上角搜索TOY模板网以前的文章或继续浏览下面的相关文章,希望大家以后多多支持TOY模板网!