西南交大计组预备实验1:基于原理图方式的3-8译码电路的设计

这篇具有很好参考价值的文章主要介绍了西南交大计组预备实验1:基于原理图方式的3-8译码电路的设计。希望对大家有所帮助。如果存在错误或未考虑完全的地方,请大家不吝赐教,您也可以点击"举报违法"按钮提交疑问。

说明:本系列仅作为对实验过程学习的一些记录。使用的软件为Quartus II 13.1。

安装教程:安装教程

软件里文字显示不完整的解决办法
 

友情提示:

1.实验报告书写要整洁,尽量是考虑好了再落笔,否则可能给分会低(true story)。

2.逻辑功能可写出真值表。

3.注意老师ppt上的验收要求

注意,为了简化电路,此处设计的是当使能信号s为0时,输出全为低电平0。

如果要实现s为0时,输出全为高电平的话,电路要复杂一些。可以先s接个非门,然后跟每个输入信号分别用或门连接再用与门连接。

原理图:

quartus ii原理图输入方式设计并实现3-8,计算机组成原理,fpga开发

 文章来源地址https://www.toymoban.com/news/detail-857635.html

仿真波形:

 quartus ii原理图输入方式设计并实现3-8,计算机组成原理,fpga开发

 说明:A向量赋值用count value即可。另外要有s为0的一段来显示输入无效时的功能。

 

 

注:1.调整显示的进制的方式(下演示图与本实验内容无关,均需要把鼠标放在波形图区域)

quartus ii原理图输入方式设计并实现3-8,计算机组成原理,fpga开发

 

2.对于向量,波形图赋值时可以整个向量地赋值

 quartus ii原理图输入方式设计并实现3-8,计算机组成原理,fpga开发

 

 

 

 

到了这里,关于西南交大计组预备实验1:基于原理图方式的3-8译码电路的设计的文章就介绍完了。如果您还想了解更多内容,请在右上角搜索TOY模板网以前的文章或继续浏览下面的相关文章,希望大家以后多多支持TOY模板网!

本文来自互联网用户投稿,该文观点仅代表作者本人,不代表本站立场。本站仅提供信息存储空间服务,不拥有所有权,不承担相关法律责任。如若转载,请注明出处: 如若内容造成侵权/违法违规/事实不符,请点击违法举报进行投诉反馈,一经查实,立即删除!

领支付宝红包 赞助服务器费用

相关文章

  • 西电计组实验三 微控制器实验

    一.实验目的   1. 掌握节拍脉冲发生器的设计方法和工作原理。   2. 理解节拍脉冲发生器的工作原理。 二.实验原理   计算机之所以能够按照人们事先规定的顺序进行一系列的操作或运算,就是因为它的控制部分能够按一定的先后顺序正确地发出一系列相应的控制信

    2024年02月08日
    浏览(24)
  • 西电计组实验五 总线控制实验

    一.实验目的   1.理解总线的概念及特性;   2.掌握总线传输控制特性。 二.实验原理    总线的基本概念: 总线是多个系统部件之间进行数据传输的公共通路,是构成计算机系统的骨架。借助总线连接,计算机在系统各部件之间实现传送地址、数据和控制信息的

    2024年02月09日
    浏览(23)
  • 多思计组实验实验七 简单模型机实验

    通过总线将微程序控制器与运算器、存储器等联机,组成一台模型计算机。 用微程序控制器控制模型机数据通路,运行由4条机器指令组成的简单程序。 掌握微指令与机器指令的关系,建立整机概念。 预习要求 读懂实验电路图; 预习实验电路图,熟悉实验元器件的功能特性

    2024年02月10日
    浏览(43)
  • 西电计组实验二 运算器实验

    一.实验目的   1.了解简单运算器的数据传输通路。   2.验证运算功能发生器的组合功能。   3.掌握算术逻辑运算加、减、与的工作原理。   4.验证实验台运算的8位加、减、与、直通功能。   5.按给定数据,完成几种指定的算术和逻辑运算。 二.实验原理   算

    2024年02月06日
    浏览(32)
  • 西电计组实验一 存储器实验

    一.实验目的   1.掌握FPGA中lpm_ROM的设置,作为只读存储器ROM的工作特性和配置方法;   2.用文本编辑器编辑mif文件配置ROM,学习将程序代码以mif格式文件加载于lpm_ROM中;   3.在初始化存储器编辑窗口编辑mif文件配置ROM;   4.验证FPGA中mega_lpm_ROM的功能。 二.实验原

    2024年02月04日
    浏览(41)
  • 多思计组实验3---总线实验(含文件~)

    实验 3    总线实验 写在前面:给出的text文件线连接正确,排版较乱,需要自己放置到适当的位置。(在文章末) 食用方法:复制到text文件中,再到多思平台打开该text即可。 1 .1 实验目的   1 )理解总线的概念和作用。   2 )连接运算器和存储器,熟悉计算机的数据通路。

    2024年02月09日
    浏览(34)
  • 广工计组实验f3正弦波发生器

    实验目标: 本次实验的任务是设计一个正弦信号发生器,并且熟悉Quartus软件中软件功能自模块设计的使用,以软件中自带的ROM模块设计正弦信号发生器。   ROM数据:   LPM_ROM设计 LIBRARY IEEE;  --正弦信号发生器源文件 USE IEEE.STD_LOGIC_1164.ALL; USE IEEE.STD_LOGIC_UNSIGNED.ALL; ENTITY SINGT

    2023年04月12日
    浏览(98)
  • 计组:各硬件工作原理

    目录 ​编辑程序指令执行流程 程序执行指令前 执行各指令的顺序 程序(每一条)指令执行具体步骤 以第一步为例: 取指令(#1~#4) 初:(PC)=0,指向第一条指令的存储地址 #1:(PC)→MAR,导致(MAR)=0 #3:M(MAR)→MDR,导致(MDR)=0000010000000101 #4:(MDR)→IR,导致(IR)=000001 0000000101 分析

    2024年02月10日
    浏览(34)
  • 计组与原理:系统总线

    大家好啊,这里来到计组第二部分内容:系统总线 跳转上一篇:计组原理:系统概论与基本组成 计算机系统的五大部件之间的互连方式有两种,一种是各部件之间使用单独的连线,称为 分散连接 ;另一种是将各部件连到一组公共信息传输线上,称为 总线连接 。 总线是连接各个

    2024年01月24日
    浏览(21)
  • 头歌计组运算器设计(HUST) 1-11关实验答案

    本实验使用 Verilog HDL 实现了单周期 54 条 MIPS 指令的 CPU 的设计、前仿真、后仿真和下板调试运行。CPU 可实现 54 条 MIPS 指令。(详细论述所设计作品的功能) 本实训项目帮助学生从可控加减法单元,先行进位电路,四位快速加法器逐步构建 16 位、32 位快速加法器。学生还可

    2023年04月23日
    浏览(31)

觉得文章有用就打赏一下文章作者

支付宝扫一扫打赏

博客赞助

微信扫一扫打赏

请作者喝杯咖啡吧~博客赞助

支付宝扫一扫领取红包,优惠每天领

二维码1

领取红包

二维码2

领红包